山东科威数控机床有限公司铣床官方网站今天是:2025-06-06切换城市[全国]-网站地图
推荐产品 :
推荐新闻
技术文章当前位置:技术文章>

一种兼容高速和低速布局的验证设计方法

时间:2025-06-05    作者: 管理员

专利名称:一种兼容高速和低速布局的验证设计方法
技术领域
本发明涉及一种PCB设计以及制作技术领域,具体地说是一种兼容高速和低速布局的验证设计方法。
背景技术
根据FPGA具有设计开发周期短、设计制造成本低、开发工具先进、标准产品无需测试、质量稳定以及可实时在线检验等优点。我们在设计一款新的大型服务器等大型设备时,尤其涉及到需要我们自己独立设计芯片的时候,往往需要使用FPGA接口设计来进行验证。因为自己设计芯片时,流一次片就需要花费几百万美金。并且芯片设计也不是一次两次就能够设计成功的。其中流片也需要花费时间。为了节约资金以及缩短设计周期。我们
都会使用FPGA接口设计来做验证。现在的FPGA芯片一般都是兼容高速和低速设计的。一般的情况针我们都是对高速部分与低速部分分别进行设计验证。为了节约成本和缩短设计周期,我们也会把高速设计和低速设计兼容在一个设计里。这样不仅在原理图的连接关系上有变化,在PCB的设计上也需要特殊的布局方式,才能够更好的兼容两种设计。在这个技术背景下,我们研究出一个既能运行低速设计又能运行高速设计,而且运行高速设计时,不会由于存在多余的焊盘,增加了信号的反射,从而产生了对高速信号传输性能的影响的布局的方法。

发明内容
本发明的目的是提供一种兼容高速和低速布局的验证设计方法。本发明的目的是按以下方式实现的,把电容的两个焊盘分别和两个电阻的一个相同网络焊盘重叠,在运行低速链路的时候,电容不上件,运行高速链路的时候,电阻不上件,电容两个焊盘由于走线短路,使用工具刀把走线割开,然后再焊接上需要的电容,通过这样的方式验证高速链路,这样不存在多余的焊盘,不会产生因存在多余焊盘导致的信号反射,验证原理图设计上的变化步骤如下
1)在运行低速时,CPU—对差分管脚输出链路分别并联两个电阻,四个电阻的另一端分别连接FPGA的四个低速管脚,电容链路断开,即让电容不起作用;
2)运行高速的时候,CPU的一对差分管脚输出链路连接FPGA的一对高速管脚脚,中间分别串联一个电容,即让电阻不起作用;
3)将步骤1)、2)这两种方式做到一块PCB板上,通过摆放器件和通断走线进行布局的验证,就能更好的实现布局的高低速兼容。本发明的兼容高速和低速布局的验证设计方法优异效果如下
现在的FPGA接口设计往往都是兼容高速和低速的,我们一般的情况针对高速部分与低速部分分别进行设计验证,但是有时为了项目开发的时间和节约成本,我们会考虑接口高低速兼容的设计。这样不仅在原理图的设计上有所变化,在PCB的设计上我们更应该思考如何设计才能够更好的实现高低速兼容。本文提出的这种布局的方法能够更好的兼容高速和低速设计。这样既节约了成本和缩短了设计周期,也不会在运行高速链路的情况时,由于存在多余的焊盘,增加了信号的反射,从而产生了对高速信号传输性能的影响。


图I是图I高低速兼容设计链路拓扑结构示意 图2是传统的拓扑的结构示意 图3是把电容的两个焊盘分别和两个电阻的一个相同网络焊盘重叠的结构示意 图4是在运行高低速链路时电容和电阻分别不上件的结 构示意 图5是断开走线位置的示意图。
具体实施例方式参照说明书附图对本发明的兼容高速和低速布局的验证设计方法作以下详细地说明。如下图I高低速兼容设计链路拓扑说明图所示,原理图设计上的变化,在运行低速时,CPU 一对差分管脚输出链路分别并联两个电阻,四个电阻的另一端分别连接FPGA的四个低速管脚,电容链路断开,即电容不起作用。运行高速的时候,CPU的一对差分管脚输出链路连接FPGA的一对高速管脚脚,中间分别串联一个电容,即电阻不起作用。电阻和电容的封装是相同的。下列图2示,斜填充线的的部分为电容,交叉填充线的的部分为电阻。如图2所示是我们一般常使用的拓扑形势。运行低速的时候,对信号要求的质量不是很高,所以在不上电容的情况下运行良好,但是运行高速的时候,这时我们对信号的质量要求比较高,尤其阻抗和损耗对信号的影响。运行高速链路时,电阻不上件,只焊接电容。这样链路上的两个焊盘将影响链路的阻抗,产生阻抗不连续,从而产生信号反射。本发明提到的这种布局方法可以有效的控制由于多余焊盘引起的信号反射,同时也节约焊盘和空间。如图3所示,把电容的两个焊盘分别和两个电阻的一个相同网络焊盘重叠。这样在运行低速链路的时候,如图4所示电容不上件。运行高速链路的时候,电阻不上件。如图5所示,电容两个焊盘由于走线短路,所以需要我们手动,使用工具刀把图5绿色部分的线割开,然后再焊接上我们需要的电容。这样就可以验证我们高速链路。不存在多余的焊盘。不会产生因存在多余焊盘导致的信号反射。
实施例I)按照图3所示,把电容的两个焊盘分别和两个电阻的一个相同网络焊盘重叠;
2)运行低速的时候,如图4所示电容是不上件的;
3)运行高速的时候,电阻不上件。如图5所示,电容两个焊盘这时是短路的,所以需要我们手动,使用工具刀把图5断线点部分的线割开,然后再焊上我们需要的电容。除说明书所述的技术特征外,均为本专业技术人员的已知技术。
权利要求
1.一种兼容高速和低速布局的验证设计方法,其特征在于把电容的两个焊盘分别和两个电阻的一个相同网络焊盘重叠,在运行低速链路的时候,电容不上件,运行高速链路的时候,电阻不上件,电容两个焊盘由于走线短路,使用工具刀把走线割开,然后再焊接上需要的电容,通过这样的方式验证高速链路,这样不存在多余的焊盘,不会产生因存在多余焊盘导致的信号反射,验证原理图设计上的变化步骤如下 1)在运行低速时,CPU—对差分管脚输出链路分别并联两个电阻,四个电阻的另一端分别连接FPGA的四个低速管脚,电容链路断开,即让电容不起作用; 2)运行高速的时候,CPU的一对差分管脚输出链路连接FPGA的一对高速管脚脚,中间分别串联一个电容,即让电阻不起作用; 3)将步骤1)、2)这两种方式做到一块PCB板上,通过摆放器件和通断走线进行布局的验证,就能更好的实现布局的高低速兼容。
全文摘要
本发明提供一种兼容高速和低速布局的验证设计方法,是把电容的两个焊盘分别和两个电阻的一个相同网络焊盘重叠,在运行低速链路的时候,电容不上件,运行高速链路的时候,电阻不上件,电容两个焊盘由于走线短路,使用工具刀把走线割开,然后再焊接上需要的电容,通过这样的方式验证高速链路,这样不存在多余的焊盘,不会产生因存在多余焊盘导致的信号反射,本发明的方法能够更好的兼容高速和低速设计,这样既节约了成本和缩短了设计周期,也不会在运行高速链路的情况时,由于存在多余的焊盘,增加了信号的反射,从而产生了对高速信号传输性能的影响。
文档编号G01R31/317GK102854458SQ20121029786
公开日2013年1月2日 申请日期2012年8月21日 优先权日2012年8月21日
发明者宗艳艳, 李鹏翀, 张柯柯 申请人:浪潮电子信息产业股份有限公司

  • 专利名称:非有效接地系统故障类型自适应接地选线方法技术领域:本发明涉及一种非有效接地系统故障类型选线方法,特别是一种非有效接地系统故障类型自适应接地选线方法。背景技术:目前,我国6 35kV中低压配电网的中性点广泛采用不接地与经消弧线圈接地
  • 专利名称:原油油罐及原油多管线自动取样装置的制作方法技术领域:本实用新型涉及一种原油油罐及原油多管线自动取样装置,尤其是适用于油田、 原油储藏库、油码头、原油转运站等立式原油罐的原油自动取样,也适用于其它液体罐的自 动取样,同样适用于原油多
  • 专利名称:用于气体化合物的紫外光谱分析的装置的制作方法技术领域:本发明涉及根据权利要求I的前序部分的用于气体化合物的紫外(UV)光谱分析的装置。具体地,本发明涉及对具有在远UV区的波长的UV辐射的測量。背景技术:气体和蒸汽吸收的分光光度(s
  • 专利名称:一种检验脉冲电能表用的脉冲判别器的制作方法技术领域:本实用新型涉及到一种信号检测仪器,尤其是一种用于检验脉冲电能表的脉冲输出是否正确的脉冲判别器。随着集中抄表系统在供电系统的研制开发和推广应用,作为系统的主要组成部分,脉冲电能表也
  • 专利名称:基板测试系统的制作方法技术领域:本实用新型涉及一种基板测试系统,特别是涉及一种空调基板的测试系统。 背景技术:过去的空调测试大多都是针对单个台位的几个功能进行测试,如水冷冷水测 试、风机盘管测试、焓差测试、换热测试等。随着市场需求
  • 专利名称:A2超基序亚单位疫苗的制作方法技术领域:本文描述的内容涉及设计在大部分人群中,具体是在那些特征性具有A2超型等位基因的人群中有效的疫苗。可设计包含A2超基序的亚单位疫苗对这样的人群起作用。背景某给定哺乳动物的基因组成编码3与此种动
山东科威数控机床有限公司
全国服务热线:13062023238
电话:13062023238
地址:滕州市龙泉工业园68号
关键词:铣床数控铣床龙门铣床
公司二维码
Copyright 2010-2024 http://www.ruyicnc.com 版权所有 All rights reserved 鲁ICP备19044495号-12