高刷新率波形合成器和高刷新率示波器的制造方法
【专利摘要】本发明实施例公开了高刷新率波形合成器,用于实现通过缩短Tmap来提高波形刷新率WRR,提高数字示波器抓取波形细节的能力,优化数字示波器的性能。本发明实施例一种高刷新率波形合成器,包括:数据分发模块、存储模块、合成模块以及数据整合模块;所述存储模块,由n个存储子模块组成;所述合成模块,由n个合成子模块组成;n个存储子模块与n个合成子模块一一对应地并行连接;所述存储子模块用于存储波形数据;所述合成子模块用于合成采集数据和所述波形数据,并将得到的新的波形数据写入对应的存储子模块,所述波形数据从对应的所述存储子模块中读取得到。本发明实施例还提供高刷新率示波器。
【专利说明】高刷新率波形合成器和高刷新率示波器
【技术领域】
[0001]本发明涉及示波器领域,尤其涉及高刷新率波形合成器和高刷新率示波器。
【背景技术】
[0002]波形刷新率(WRR)是评判数字示波器性能优劣的重要指标之一,它直接体现了数字示波器抓取波形细节的能力,波形刷新率越高意味着捕获异常的能力越强。
[0003]目前,数字示波器一般都将采集到的或叠加后的波形数据存储到外部存储器中,每当数字示波器内的合成器对波形数据进行合成时,需要从外部存储器中读取波形数据,然后合成,最后再次将合成后的波形数据写入外部存储器。其中波形刷新率的公式为:
【权利要求】
1.一种高刷新率波形合成器,其特征在于,包括: 数据分发模块、存储模块、合成模块以及数据整合模块; 所述存储模块,由η个存储子模块组成; 所述合成模块,由η个合成子模块组成; η个存储子模块与η个合成子模块一一对应地并行连接; 所述存储子模块用于存储波形数据; 所述合成子模块用于合成采集数据和所述波形数据,并将得到的新的波形数据写入对应的存储子模块,所述波形数据从对应的所述存储子模块中读取得到;所述数据分发模块,用于将获取到的k个所述采集数据并行分发到η个合成子模块,每次只为每个合成子模块分发I个所述采集数据,k为所需采集的波形所有采集数据的个数;所述数据整合模块,用于当所述合成模块将k个所述采集数据均合成处理后,从所述存储模块中读取到η个波形数据,并将η个所述波形数据整理合并成输出波形,输出所述输出波形。
2.根据权利要求1所述的高刷新率波形合成器,其特征在于,所述存储子模块为双端口存储器。
3.根据权利要求2所述的高刷新率波形合成器,其特征在于, 在所述合成子模块读取对应的所述存储子模块的波形数据的同时,所述合成子模块将合成得到的新的波形数据写入对应的存储子模块。
4.根据权利要求1所述的高刷新率波形合成器,其特征在于, η个所述合成子模块之间存在优先级关系。
5.根据权利要求4所述的高刷新率波形合成器,其特征在于, 当k小于η时,所述数据分发模块将获取到的k个所述采集数据并行分发到k个优先级较高的所述合成子模块。
6.根据权利要求4所述的高刷新率波形合成器,其特征在于, 当k = n*i+j时,所述数据分发模块将获取到的n*i个所述采集数据并行分发到η个所述合成子模块,共分发i次,然后将剩下的j个所述采集数据并行分发到j个优先级较高的所述合成子模块,i为整数且大于O,j为整数。
7.根据权利要求1所述的高刷新率波形合成器,其特征在于, 所述存储子模块为块随机存储器。
8.一种高刷新率示波器,其特征在于,包括: 采样电路、外部动态存储器、权利要求1至7中任一项所述的高刷新率波形合成器以及显示电路; 所述采样电路用于获得所需采集的波形的采集数据; 所述外部动态存储器用于动态存储所述采集电路采集回来的所述采集数据; 所述显示电路用于显示所述高刷新率波形合成器输出的输出波形。
9.根据权利要求8所述的高刷新率示波器,其特征在于, 所述外部动态存储器通过串行数据传输的方式将所述采集数据发送至所述高刷新率波形合成器; 所述高刷新率波形合成器通过串行数据传输的方式将所述输出波形发送至所述显示电路。
10.根据权利要求8至9中任一项所述的高刷新率示波器,其特征在于, 所述高刷新率波形合成器 为FPGA电路板。
【文档编号】G01R13/02GK103969484SQ201410239466
【公开日】2014年8月6日 申请日期:2014年5月30日 优先权日:2014年5月30日
【发明者】周立功 申请人:广州致远电子股份有限公司