专利名称:用于电容感测系统的噪声抑制电路和方法
技术领域:
本揭露内容大致有关于电容感测系统,并且尤其有关于在此种系统中的噪声抑制。
图I是根据一实施例的一种具有噪声抑制的电容感测系统的方块概略图;图2是根据一实施例的一种具有选通的转换噪声抑制的电容感测系统的方块概 略图;图3是根据一实施例的一种具有可切换的延迟噪声抑制的电容感测系统的方块概略图;图4是一可内含在实施例中的延迟区段的概略图;图5是一可内含在实施例中的噪声检测电路的概略图;图6是一可内含在实施例中的电荷至电压的感测信号产生器的概略图;图7是一可内含在实施例中的同步脉冲产生器电路的方块概略图;图8是显不根据一实施例的一选通的转换噪声抑制操作的时序图;图9及10是显示一像是在图8中所示的噪声抑制操作的模拟结果的表;图11是显不根据一实施例的一可切换的延迟噪声抑制操作的时序图;图12及13是显示一像是在图11中所示的噪声抑制操作的模拟结果的表;图14是根据一实施例的一种检测在一或多个接收电极上的噪声的具有噪声抑制的电容感测电路的方块概略图;图15是根据一实施例的一种检测在一或多个发送电极上的噪声的具有噪声抑制的电容感测电路的方块概略图;图16是根据一实施例的一种检测在一非驱动的发送电极上的噪声的具有噪声抑制的电容感测电路的方块概略图;图17是根据一实施例的一种检测在多个感测信道上的噪声的具有噪声抑制的电容感测电路的方块概略图;图18是一种具有噪声抑制的电容感测电路的方块概略图,其具有一实际连接至一可能是一噪声来源的显示装置的感测网路;图19是一种具有根据一周期感测信号的平均的周期的噪声检测的电容感测系统的方块概略图;图20是一种具有根据一周期感测信号的比较的周期的噪声检测的电容感测系统的方块概略图21是一种具有根据一周期感测信号及对应的噪声抑制的噪声检测的电容感测系统的方块概略图;图22是显不根据另一实施例的一可切换的延迟噪声抑制操作的时序图;图23是另一可内含在实施例中的延迟区段的概略图;图24是一种具有根据预期的噪声特征来同步化电容测量时间及/或设定测量持续时间的噪声减低的电容感测系统 的方块概略图;图25是显示一像是图24的系统的操作的时序图;图26是显示一像是图25中所示的噪声减低系统的实验结果的表;图27是显示根据一实施例的一测量期间设定操作的流程图。
具体实施例方式各种实施例现在将会加以描述,其显示可以抑制及/或减低发生在一电容感测网路上的噪声的电容感测系统及方法。特定的实施例可以降低脉冲的噪声的不利效应。脉冲的噪声可能是在一被监控的信号上的噪声尖峰,该噪声尖峰通常接着是一“干净的”(亦即,很小或没有噪声)信号。在非常特定的实施例中,一被监控的信号可以是一周期性的信号,其中噪声事件通常接着是一或多个干净的半周期。实施例亦可以藉由设定一感测信号频率为一噪声反复的频率的一个倍数来降低噪声的不利效应。在此一配置中,噪声频率的谐波可以位在感测信道频率响应的零点。在以下所示的各种实施例中,相似的区段是由相同的参考字元来参照,但第一个数字对应于附图的编号。图I是以方块概略图显不根据一第一实施例的一种电容感测系统100。一种系统100可包含一感测网路102、一信号感测单元104、一转换区段106、以及一噪声抑制区段108。一感测网路102可以检测电容上的变化,例如由相对于一感测区域或表面的物体位置上的变化所产生的电容上的变化。此种电容上的变化可以藉由信号感测单元104而被转换成为感测信号。感测信号可包含电压、电流及/或电荷等等。一转换区段106可以产生一代表一感测到的电容的输出值。在所示的实施例中,一转换区段106可以在一时间期间(在此称为“转换时间”)内响应于一接收到的值来提供
一数字值。在图I中,一噪声抑制区段108可包含一噪声检测区段110、一延迟区段112以及一切换电路114。一噪声检测区段110可以检测在该感测网路102中的噪声事件。响应于噪声的检测,一噪声检测区段110可以启动一抑制信号(SUPP)。一噪声检测区段110可以用任意适当的方式检测噪声,其包含超过某个最小及/或最大值或是超过某个最小上升及/或下降时间的信号电平(例如,电容、对应于一电容的一电荷、对应于一电容的一电压),此仅略举几个例子。一延迟区段112可以从信号感测单元104接收一系列的感测信号,并且可以延迟此一系列以产生两个或多个延迟后的感测信号。一切换电路114可以响应于抑制信号(SUPP)的启动来选择性地输出感测信号。于是,若在感测网路内检测到一噪声事件,则对应的感测信号(其将会包含该检测到的噪声的效应)并不会被传送通过到一转换区段106。在某些实施例中,一取代该“有噪声的”感测信号的延迟版本的该感测信号可以由切换电路114提供到转换区段。可选择的是,一转换区段106可以响应于一抑制信号(SUPP_C)的启动来选择性地改变一转换时间。在某些实施例中,抑制信号SUPP_C可以是和SUPP相同的。以此种方式,在检测到一噪声事件后,一种电容感测系统可以防止一包含该噪声的感测信号被转换成为一电容输出值。特定的实施例可以采取利用离散的类比信号处理的脉冲的噪声的噪声抑制。在某些实施例中,从一电容感测阵列产生的类比信号可被分开成离散的时间取样,并且当在一取样中检测到噪声时,该有噪声的取样可在做任何进一步处理前被移除,其藉由该有噪声的取样的一类比积分及/或藉由用一可能是干净取样的后续取样来取代该有噪声的取样。
图2是以方块概略图来显根据另一实施例的一种电容感测系统200。在一实施例中,一种系统200可以是图I中所示的系统的一种特殊实施方式。系统200可被视为一种“选通的转换”类型系统,因为其依据检测到的噪声选择性地选通感测到的电容值到一转换器。换言之,若检测到噪声,则一对应于该噪声的感测信号可被防止传送通过到一产生电容输出值的转换器级。在图2中,一感测网路202可以是一互电容感测网路,其包含一电极阵列216以及一发送(TX)信号产生器218。一电极阵列216可包含藉由一互电容稱合至接收(RX)电极的TX电极。此一互电容可以响应于该感测物体的接近来变化。一 TX信号产生器218可以利用一信号(TX)来驱动TX电极,以藉此在RX电极上引起信号,该信号将会反映互电容上的任何变化。在特定的实施例中,一 TX信号产生器218可以在一测量时间期间利用一周期性的信号来驱动TX电极。一感测网路202可能容易遭受到来自其它电路或电路操作的噪声。在一实施例中,一感测网路202可以是实际连接至一可能在该感测网路202上产生噪声的显示装置。在一非常特定的实施例中,一感测网路202可以是形成在一显示屏幕上的一透明的电容式感测表面。一感测信号产生器204可以是一输入电荷转换电路,其转换RX电极上所产生的电荷成为一用于输入到延迟区段212的电压及/或电流值。在一特定的实施例中,感测信号产生器204提供响应于一 TX信号所产生的电压信号,该TX信号是同步到一时钟信号CLK。噪声检测区段210可包含一噪声检测电路220以及一脉冲产生器222。因此,一噪声检测电路220可以检测发生在感测网路202中的噪声事件,并且响应于该噪声来启动脉冲产生器222。当被启动时,脉冲产生器222可以产生一脉冲抑制信号SUPP。在一实施例中,脉冲产生器222可以是一“单发”类型脉冲产生器,其输出被同步到时钟信号CLK的脉冲。在所示的特定实施例中,一延迟区段212可包含一第一延迟路径224-0以及一第二延迟路径224-1。在一实施例中,第一及第二延迟路径(224-0及224-1)可以和一信号CLK同步(并且因此和TX同步)传播信号值。在一非常特定的实施例中,一第一延迟路径224-0可以延迟I. 5T (其中T是CLK的时钟周期),而一第二延迟路径224-1可以延迟1T。以此种方式,一延迟路径(例如,224-1)可以概念化为感测一感测周期的一第一半部,而另一延迟路径(例如,224-0)可以概念化为感测该感测周期的一第二半部。
一切换电路214可以是一双信道多路复用器(MUX),当一 SUPP信号具有一值时(对应于没有噪声),其输出来自两个延迟路径(224-0及224-1)的信号,并且当一 SUPP信号具有另一值时(对应于检测到的噪声),输出一参考值(例如,地电位)。—转换区段206可包含一取样保持(S/Η)电路226以及一转换器电路228。一 S/H电路226可以是一存储来自两个延迟路径(224-0及224-1)的值的差分S/Η电路。此一动作可以概念化为提供一感测期间的全波整流,并且可以补偿通过延迟区段212可能发生的DC电压偏移及/或漂移。—转换器电路228可以转换一取样的值成为一电容输出值(资料)。此一值可以是一类比值或是一数字值。在所示的实施例中,转换器电路228的操作可藉由一 SUPP信号来加以控制。尤其,一转换器电路228可以根据一间隔计数器230来输出值(DATA)。响应于一主动信号SUPP,一间隔计数器230可以增加一间隔计数以补偿由于检测到的噪声而舍弃的感测值。在特定的实施例中,一转换器电路228可以是一模数转换器(ADC),其包含但不限于一类比积分器类型ADC或是一积分三角(sigma-delta)调制器类型ADC,此仅为其 中两个例子。以此种方式,一电容感测电路可以响应于感测到的噪声来抑制感测到的值并且调制转换时间。图3是以方块概略图来显根据又一实施例的一种电容感测系统300。在一实施例中,一种系统300可以是图I中所示的系统的一特殊的实施方式。一种系统300可被视为一“可切换的延迟”类型系统,因为其依据检测到的噪声在不同的延迟后的感测信号之间作选择。换言之,若检测到噪声,一对应于该噪声的感测信号可被防止传送通过而到一转换器级,并且一更加延迟后的感测信号可以在其位置输出到该转换器级。图3显示一种可以提供固定的转换时间的电容感测系统300,其不同于图2的可能在一噪声事件中改变一转换时间的实施例。图3的实施例可包含像是图2的电路区段。图3的实施例和图2的实施例可以是不同在于一延迟区段312’可以提供两个相对彼此延迟的取样周期。在检测到噪声的事件中,一包含该噪声的感测信号并未被转换,而是该信号的一延迟的版本可被取样及转换。在所示的特定实施例中,一延迟区段312’可包含一第一延迟路径324-0’、第二延迟路径324-1’、第三延迟路径324-2’、以及一第四延迟路径324-3’。在一实施例中,延迟路径(324-0’至324-3’ )可以和一信号CLK同步传播信号值。在一非常特定的实施例中,一第一延迟路径324-0’可以延迟I. 5T,一第二延迟路径324-1’可以延迟2T,一第三延迟路径324-2’可以延迟1T,并且一第四路径324-3’可以延迟2T。在此一配置中,在没有检测到噪声的情形中,一感测周期的第一及第二半部(对应于I及1.5T的延迟)可被输出到取样保持电路326 (其可以是如上所述的一差分S/Η电路)。然而,在检测到噪声的事件中,一较长的延迟的感测周期的第一及第二半部(3及3. 5T)可被输出到取样保持电路326。一切换电路314可以是一双信道多路复用器(MUX),当一 SUPP信号具有一值时(对应于没有噪声),其输出来自两个延迟路径324-0’及324-2’的信号,并且当一 SUPP信号具有另一值时(对应于检测到的噪声),其输出来自延迟路径324-1’及324-3’的信号。图3的实施例和图2的实施例可进一步是不同在于一转换器电路328’可以提供一由间隔计数器330’所建立的固定转换时间(间隔计数器330’的操作并未响应于该SUPP信号的启动而改变)。以此种方式,在检测到噪声的事件中,一电容感测电路可以提供一延迟后的感测信号以用于转换成一输出值,以取代一包含该噪声的感测信号。图4显示一可内含在此所示的实施例中的延迟区段412的一例子。一延迟区段412可以是一开关电容器类型延迟线。在所示的实施例中,一延迟区段412可包含平行的开关电容器延迟线412-0及412-1,每一个延迟线可包含彼此串联配置的第一装置(一个被显示为432)、电容器(一个被显示为434)、增益装置(一个被显示为436)、以及第二装置(一个被显示为438)。第一装置(例如,432)可以响应于一第一时钟信号CPl来传递来自前一级的一输入信号。在一实施例中,一信号CPl可以是和一被用来产生一发送信号(TX)的时序信号同步的,该发送信号(TX)驱动在一感测网路中的电极。在所示的实施例中,第一装置(例如,432)可以是η信道晶体管。一电容器(例如,434)可以连接在每个第一及第二装置的控制 端子及信号路径之间(亦即,在源极及栅极之间)。增益装置(例如,436)可以在一输入值沿着该延迟线传播时放大及/或避免该输入值中的损失。在所示的实施例中,增益装置(例如,436)可以是具有一接收一偏压电压(VGG)的栅极的η信道晶体管。第二装置(例如,438)可以响应于一第二时钟信号CP2以传递来自前一级的一输入信号。一信号CP2可以是同步到信号CPl并且和信号CPl是非重迭的(换言之,在CPl是有效时,CP2并非有效的,并且在CP2是有效时,CPl并非有效的)。在所示的实施例中,第二装置(例如,438)可以是η信道晶体管。在一信号中的不同延迟可以藉由在沿着该延迟线的不同位置处进行分接来加以提供。图4显示四个分接位置440-0、440-1、440-2及440-3,其分别提供I. 5Τ、3. 5Τ、IT及3Τ的延迟(其中T是感测时钟周期)。在一像是图2的实施例中,只有两个分接位置(例如,440-0及440-2)可被利用。然而,在一像是图3的实施例中,所有四个分接位置(440-0至440-3)都可被利用。如上所述,从连续的半周期(例如,1/1.5Τ、3/3.5Τ)提供分接头给一差分取样保持电路可以提供一感测周期的全波整流。图5显不可内含在此所不的实施例中的一噪声检测电路520的一例子。一噪声检测电路520可以根据一输入信号的大小感测具有不同极性的噪声。换言之,在没有噪声的效应下,一输入信号被预期是保持低于一高的阈值电压,并且不低于一低的阈值电压。在所示的实施例中,一噪声检测电路520可包含一第一比较器542-0、一第二比较器542-1以及输出逻辑544。一第一比较器542-0可以具有一连接以接收一高的阈值电压的(_)输入、一连接以接收一输入信号(IN)的(+)输入。因此,若一输入信号上升超过一高的阈值电压,贝1J第一比较器542-0的一输出可从低被驱动到高。在所示的实施例中,一高的阈值电压可以藉由从形成在一高的供应电压VCC以及一类比接地电压(AGND)之间的电阻器R44及R46所形成的一分压器来加以建立。一第二比较器542-1可以具有一连接以接收输入信号(IN)的(-)输入以及一连接以接收一低的阈值电压的(+)输入,该低的阈值电压在此例中可以是一稍低于AGND的电压,其藉由连接至GND的电阻器R48与连接至类比接地AGND的电阻器R49的并联来加以形成。因此,若一输入信号下降到低于一低电压(在此例中为GND),则第二比较器542-1的一输出可从低被驱动到高。图5亦显示一输入保护电阻器R40以及输入保护二极管D40及D42。在所示的实施例中,输出逻辑544可以是一个或(OR)类型电路。因此,若不论检测到一变高或是变低的噪声脉冲,该输出信号0UT_DET都将会被驱动为高的。图6显示一可内含在此所示的实施例中的感测信号产生器604的一例子。一感测信号产生器604可以是一电荷至电压的(Q-to-V)转换器。一输入电荷(QIN)可以在一输入处来加以接收。此一电荷可以是在一接收电极上藉由和一发送电极的互电容所引起的一电荷。感测信号产生器604可以从此一输入电荷产生一输出电压V0UT。在所不的实施例中,一感测信号产生器604可包含输入开关642、复位开关644、输出开关646、以及捕捉电容器648。复位开关644可以将一输入电荷QIN连接到一对应的存 储电容器648。每个输入开关642根据不同的时钟信号CP1A、CP2B、CP2A及CPlB而被致能(enabled)。CPlA和CP2A是非重迭的。CPlB和CP2B是非重迭的。此种时钟的启动顺序可以是CP1A、CP2B、CP2A、CPlB (并且重复该顺序)。复位开关644可以放电捕捉电容器648,以使得此种电容器能够存储下一个获得的电荷值。如同输入开关642,复位开关644也是藉由该些时钟信号中的不同时钟信号而被致能。输出开关646可以输出一藉由充电捕捉电容器648所产生的电压作为V0UT。输出开关646是藉由该些时钟信号中的不同时钟信号而被致能。图7显示一可内含在此所示的实施例中的脉冲产生器722的一例子。一脉冲产生器722可以是一同步的“单发”电路,其响应于一噪声检测脉冲来输出具有预设的持续期间的脉冲(例如,从图5的电路输出的脉冲)。此一脉冲可以是和从一延迟区段(例如,图I、2及3分别的112、212、312’的任一个)输出的感测信号同步的,以藉此使得任何有噪声的感测信号在被转换成为输出值之前都能够被抑制或取代。尽管脉冲产生器722可采用各种型式,图7中所示的特定电路可包含一第一 D型触发器(FF) 750、一第二 D型FF 752、时钟捕捉逻辑754、一脉冲持续期间计数器758、一脉冲持续期间值来源756、以及一反相器760。响应于一指出已经在一感测网路上检测到噪声的噪声检测脉冲(N0ISE_DET_IN为高),第一 D型FF 750可以启动其输出(Q)。响应于来自第一 D型FF 750的一有效的输出,第二 D型FF 752可以和其时钟输入(CLK)同步地启动其输出(/Q)。藉由时钟捕捉逻辑754的操作,第二 D型FF 752可以响应于时钟CPl或CP2来启动其输出。响应于第二 D型FF 752启动其输出(/Q),脉冲持续期间计数器758可以从脉冲持续期间值来源756载入一计数持续期间并且开始计数。当计数器758计数时,输出TCO可以是有效的,其在输出信号SUPP中产生一脉冲。反相器760可以响应于输出信号SUPP来致能及禁能(disable)计数器的操作。第一及第二 D型FF (750及752)以及计数器758可以藉由一初始化信号INIT来加以复位。图8是显示一利用图4至7中所示的电路实现的像是图2的选通的转换类型系统的模拟结果的时序图。图8包含以下的波形N0ISE MODEL(噪声模型),其显示一噪声信号施加至一感测网路以引起噪声事件;NOISE DET(噪声检测),其显示一像是从图5的噪声检测电路输出的噪声检测信号;TX,其显示一发送信号施加至一感测网路中的TX电极以在RX电极上产生感测信号;SUPP,其显示一藉由像是图7中所示的同步的脉冲产生器所产生的同步的抑制脉冲;SENSE SIGNALS (感测信号),其显示从一像是图6中所示的信号产生器输出的感测信号;SWITCH OUT(切换输出),其显示从一响应于抑制脉冲SUPP而将感测信号接地的切换电路输出的信号;以及CONVERTER (转换器),其显示一类比电压响应于接收该SWITCH OUT信号而被产生。所了解的是,尽管波形CONVERTER是类比值,但此一值亦可以在一转换器内被转换成一数字值。噪声抑制的操作现在将会参考图8来加以描述。如波形NOISE MODEL所示,一施加的噪声引起信号可以具有变高的转变(其中之一被显示为862-0)。响应于此一转变,可能在一感测网路内引起一噪声事件(例如,变低的尖峰)。如波形SENSE SIGNALS所示,由该引起噪声的波形的变高的转变862-0所造成的噪声可能导致一“有噪声的”感测信号868-0,其在所示的例子中被该模拟的噪声驱动为低的。 如波形NOISE DET所示,响应于由转变862-0所造成的模拟的噪声,一噪声检测电路(例如,图5)可以产生一噪声检测脉冲864-0。如波形SUPP所示,响应于该噪声检测脉冲864-0,一脉冲产生器(例如,图7)可以产生一抑制脉冲866-0。如波形SWITCH OUT所示,响应于抑制脉冲866_0,从一切换电路输出的感测值可被接地(被驱动到0V),其确保该有噪声的感测信号868-0不被供应至一转换器(亦即,防止被感测到)。同样如波形NOISE MODEL所示,一施加的噪声引起信号亦可以具有变低的转变(其中之一被显示为862-1)。响应于此一转变,可能在一感测网路内引起一噪声事件(例如,变高的尖峰)。如波形SENSE SIGNALS所示,由变低的转变862-1所造成的噪声可能导致一“有噪声的”感测信号868-1,其在所示的例子中被该模拟的噪声驱动为高的。如波形NOISE DET所示,响应于转变862-1,一噪声检测电路可以产生一噪声检测脉冲864-1,其产生一抑制脉冲866-1。利用和先前所述的有噪声的感测信号868-0相同的方式,响应于抑制脉冲866-1以防止有噪声的感测信号868-1被感测到。图9是对应于图8中所示的选通的转换类型系统的模拟结果的表。图9显示一个没有模拟的噪声的转换结果(10. 275V)。一个噪声抑制被禁能下的转换结果具有266mV的峰值到峰值的变化,其代表偏离一标称值的2. 16%变化。一个噪声抑制被致能下的转换结果具有42mV的峰值到峰值的变化,其代表偏离一标称值的0. 4%变化。图10是对应于图8的模拟结果的另一表。如同将可回想到的,一选通的转换类型系统在检测到噪声的事件中可能改变一转换时间。图10显示由缩放一噪声期间产生的转换时间。“期间缩小的因数(Period down scaling factor) ”乙行显示一缩小的因数,其中该“I”的情形对应于图8的NOISE MODEL。“最小的噪声间隔”乙行显示在模拟的噪声事件之间的一产生的最小时间。“转换后的值”乙行显示藉由一转换器获得的一产生的值。“转换时间”乙行显示由噪声抑制产生的转换时间上的增加。图11是显示一利用图4至7中所示的电路实现的像是图3的可切换的延迟类型系统的模拟结果的时序图。图11包含和图8相同的波形,并且相似的波形具有相同的标签。
图11和图8不同在于除了 SENSE SIGNALS之外,其包含一波形SENSESIGNALS (延迟2T),其对应于和SENSE SIGNALS相同的信号,但是延迟两个TX时钟信号的周期。噪声抑制的操作现在将会参考图11来加以描述。如同图8的情形,一施加的噪声引起信号可以具有一变高的转变1162-0及变低的转变1162-1,其导致具有“有噪声的”感测信号1168-0及1168-1的SENSE SIGNALS。再者,响应于模拟的噪声,一噪声检测电路(例如,图5)可以产生噪声检测脉冲(例如,1164-0及1164-1),其触发噪声抑制脉冲1166-0及1166-1。不同于图8的操作,响应于噪声抑制脉冲(例如,1166-0及1166-1), —切换电路可以提供延迟后的替代感测信号1172-0及1172-1,以取代有噪声的感测信号(1168-0及1168-1)。如同波形SWITCH OUT所示,利用延迟后的替代信号取代有噪声的信号可以避免有噪声的信号被感测到。图12是对应于图11中所示的可切换的延迟类型系统的模拟结果的表。图12利用 和图9相同的方式呈现转换结果。如图所示,在噪声抑制被禁能下,一转换结果具有457mV的峰值到峰值的变化,其代表偏离一标称值的2. 52%变化。一个噪声抑制被致能下的转换结果具有38mV的峰值到峰值的变化,其代表偏离一标称值的O. 2%变化。图13是对应于图11中所示的可切换的延迟类型系统的模拟结果的另一表。图13利用和图10相同的方式呈现转换结果。相对于图10,图13可对于在模拟的噪声事件之间的最小时间上的缩短提供固定的转换时间。以上的实施例已经显示电容感测系统可以检测存在于一感测网路中的噪声,并且抑制受到此种噪声不利影响的信号。根据非常特定的实施例的噪声检测配置的例子是被显示在图14至16中。图14显不根据一实施例的一种电容感测系统1400。系统1400显不一种配置,其中一或多个RX电极可被利用来感测在一电容感测网路1402中的噪声。在所示的实施例中,一感测网路1402可包含一电极阵列1416,该电极阵列1416包含RX电极1474以及一 RX电极选择器1478。一相关于RX电极1474的电容可以响应于一物体至该电极阵列1416的接近而变化。RX电极选择器1478可以连接一或多个RX电极至一感测信号产生器1404。RX电极1474可包含一或多个感测RX电极1476,该些感测RX电极1476可以连接至一噪声检测区段1410。感测RX电极1476可以是专用的感测结构,其并未用在感测操作(亦即,并未连接至感测信号产生器1404)、或者其可以是在一或多个其它RX电极被用于感测电容变化时的用于感测噪声的RX电极。响应于藉由噪声检测区段1410在感测RX电极1476上感测到的噪声,噪声抑制区段1408可以抑制在被提供到一如同在此所述的转换器1406或等同物的感测信号上的噪声。图15显不根据另一实施例的一种电容感测系统1500。系统1500显不一种配置,其中一或多个TX电极可被利用以感测在一电容感测网路1502中的噪声。在所示的实施例中,一感测网路1502可包含一电极阵列1516,该感测网路1502包含一 TX驱动器1518,该TX驱动器1518利用一 TX信号且根据一 TX电极选择器1582来驱动一或多个TX电极1576。一感测网路1502亦可包含RX电极1574以及一 RX电极选择器1578。TX电极1576可包含一或多个感测TX电极1580,其可以连接至一噪声检测区段1510。感测TX电极1580可以是专用的感测结构,其并未用在感测操作(亦即,并未被信号TX驱动)、或者其可以是目前未被信号TX驱动的TX电极。响应于藉由噪声检测区段1510在感测TX电极1580上感测到的噪声,噪声抑制区段1508可以抑制在被提供到一如同在此所述的转换器1506或等同物的感测信号上的噪声。图16显不根据另一实施例的一种电容感测系统1600。在一实施例中,一种系统1600可以是图14中所不的系统的一特殊的实施方式。一种系统1600可以利用一非驱动的TX电极来感测噪声。在所不的实施例中,一感测网路1602可包含一电极阵列1616、一 TX MUX1682、一TX驱动器1618、以及一 RX MUX 1678。一 TX MUX 1682可以选择一将被TX驱动器1618驱 动的TX电极,并且使得一非驱动的TX电极能够连接至一噪声检测区段1610。一 RX MUX 1678可以连接电极阵列1616的一 RX电极至一感测信号产生器1604,该感测信号产生器1604在所示的实施例中可以是一电荷至电压的转换器。一延迟区段1612、切换电路1614以及转换区段1606可以如同以上实施例中所述者或等同物地操作。图17显不根据又一实施例的一种电容感测系统1700。一种系统1700可以是和像是图1-3及14-16的实施例不同在于相对于监视该感测网路的一或多个电极,其可以藉由监视由连接至一感测网路的信号产生器电路所产生的信号来检测噪声。所示的特定实施例可以藉由监视在所有此种信道上的噪声来提供横跨多个信道的噪声抑制。一种系统1700可包含一像是图16的感测网路1702,然而,一 TX MUX1782并不提供一用于噪声感测的路径至一 TX电极。再者,RX MUX 1778可以连接RX电极到多个信道(1784-0至1784-n)。每个不同的信道(1784-0至1784_n)可以提供其本身的电容感测结果(DATA_CH0至DATA_CHn)。在所示的实施例中,每个信道(1784-0至1784_n)可包含一感测信号产生器(1704-0至1704-n)(在此例中为一 Q至V的转换器)、一延迟区段(1712-0至1712-n)、一切换电路(1714-0至1714_n)以及一转换区段(1706-0至1706_n)。一种系统1700亦包含一噪声抑制区段1708,该噪声抑制区段1708可包含一噪声检测区段1710以及切换电路(1714-0至1714-n)。一噪声检测区段1710可以藉由监视在多个信道(1784-0至1784-n)上接收的信号来感测噪声。一噪声检测区段1710可包含一噪声检测电路1720以及一脉冲产生器1722(其在此实施例中可以是一如上所述的同步的单发)。一脉冲产生器1722可以结合切换电路(1714-0至1714_n)来操作,以抑制沿着如同在此所述的信道(1784-0至1784-n)或等同物的噪声。一噪声检测电路1720可以藉由加总在多个信道(1784-0至1784_n)上的感测信号来检测噪声。在所示的实施例中,噪声检测电路1720可包含一信号加法器1786、一检测放大器1788、一低通滤波器(LPF) 1790、以及一比较器1742。在操作中,一信号加法器1786可以结合来自多个平行的信道的感测信号。检测放大器1788可以放大一由信号加法器1786产生的信号。此一放大后的信号可被提供至比较器1742的一第一(+)输入并且提供至LPF 1790。LPF 1790可以滤波该放大后的信号,并且提供此一滤波后的值至比较器1742的一第二(_)输入。因此,一较高频的(相对于LPF的通带)噪声事件可以导致一由比较器1742产生的噪声检测脉冲。响应于此一噪声检测脉冲,噪声抑制可以藉由脉冲产生器1722及切换电路(1714-0至1714-n)的操作而沿着所有的信道(1784-0至1784-n)发生。此种噪声抑制可包含但不限于在此所述的选通的转换技术及/或可切换的延迟技术或等同技术。在一实施例中,感测信号产生器(1704-0至1704-n)可以响应于来自TX驱动器1718的一 TX信号并且与该TX信号同步来提供感测信号。因此,一噪声检测电路1720可以提供用于噪声的感测信号的逐周期监视。在此所述的各种实施例可以抑制发生在一电容感测网路上的源自于一些来源的任一个来源的噪声。在特定的实施例中,噪声抑制可以是针对从一实际连接至电容感测网路的显示装置产生的噪声。图18是显示此一配置的特定实施例。图18显不根据一实施例的一种电容系统1800。系统1800可包含一电容感测网路 1802、一显示装置1890、一噪声抑制区段1808、以及一显示器控制器1892。一电容感测网路1802可包含透明电极(其中之一被显示为1816),并且可以形成在该显示装置1890之上且实际附加到该显示装置1890。一显示装置1890可包含任意适当的显示装置,但在特定的实施例中,可包含一液晶显不器(IXD)、发光二极管(LED)显不器、有机LED(OLED)显不器,此仅略举几个例子。一显示器控制器1892可以产生用于控制显示装置1890的电气信号,并且此种电气信号可能对于该电容感测网路1802产生噪声。一噪声抑制区段1808可以根据在此所述的技术或是等同技术来抑制由显示器控制器/装置1892/1890所产生的噪声。如同将可回想到的,图17的实施例显示一种电容感测系统,其中从一感测网路产生的感测信号可针对噪声来加以监视。利用此种技术的另外实施例现在将会参考图19-22来加以描述。图19显不根据另一实施例的一种电容感测系统1900。一种系统1900可以提供周期性的感测信号的逐周期监视。一种系统1900可包含一 TX驱动器1918、一感测网路1902、一感测信号产生器1904、以及一噪声检测区段1910。一 TX驱动器1918可以利用一周期性的信号来驱动一感测网路1902以引起电荷变化,该电荷变化可以根据一互电容来变化。感测信号产生器1904可以是一 Q至V的转换器,该Q至V的转换器可以直接或是经由介于中间的电路来提供一周期性的电压信号至噪声检测区段1910以及至一转换区段(未显示)。在所示的实施例中,一噪声检测区段1910可包含一同步的整流器1998、一 LPF1990、一高的阈值电压偏移1994、一低的阈值电压偏移1996、一第一比较器1942-0、一第二比较器1942-1、以及输出逻辑1944。一同步的整流器1998可以整流从感测信号产生器1904接收到的一周期性的感测电压信号。该整流后的信号可被提供至第一比较器1942-0的一(+)输入以及第二比较器1942-1的一(-)输入。LPF 1990可以滤波该整流后的信号以产生一平均信号电压电平。一高的阈值电压偏移1994可以将一电压加到该平均电平,并且提供此一值至第一比较器1942-0的(-)输入。类似地,一低的阈值电压偏移1996可以从该平均电平减去一电压,并且提供此一值至第二比较器1942-1的(+)输入。输出逻辑1944可以对来自两个比较器1942-0/1的输出进行逻辑“或”运算。于是,当一来自同步的整流器1998的输出下降到低于该平均电平(减去该低的阈值偏移)或是上升到超过该平均电平(加上该高的阈值偏移)时,一噪声检测信号(ουτ_DET)可被启动。图20显不根据另一实施例的一种电容感测系统2000。一种系统2000亦可以提供周期性的感测信号的逐周期监视。然而,系统2000可以藉由比较一系列的感测信号与相同系列的感测信号的一延迟的版本来操作。该系统2000可包含像是图19的那些区段。系统2000和图19可以是不同在于可包含一延迟区段2012,该延迟区段2012可以延迟周期性的感测信号系列。在一实施例中,此一延迟可以是一周期(亦即,1T)。一种系统2000和图19的系统亦可以是不同在于一噪声检测区段2010并不包含一同步的整流器或是LPF。而是,一延迟后的感测信号(从延迟区段2012输出)可被提供至第一比较器2042-0的一(+)输入以及第二比较器2042-1的一(-)输入。一非延迟的(或是较短延迟的)感测信号(输入到延迟区段2012)可被提供至第一比较器2042-0的一 (-)输入以及第二比较器2042-1的一(+)输入。于是,当一感测信号超出同一感测信号系列的一延迟的版本有一个高或低的阈值偏移时,一噪声检测信号(0UT_DET)可被启动。图21是以方块概略图来显不根据又一实施例的一种电容感测系统2100。在一实施例中,一种系统2100可以是图20中所示的系统的一特殊的实施方式。一种系统2100可被视为一“可切换的延迟”类型系统,因为其依据检测到的噪声来在不同的延迟后的感测信号之间做选择。图21的实施例可包含像是图3的那些电路区段。图21的实施例和图3的实施例可以是不同在于一延迟区段2112”可包含五个延迟区段2124-0”至2124-4”。第一延迟路径2124-0”的一输出可被提供至一噪声检测电路2120’。噪声检测电路2120’亦可以接收一非延迟的信号(亦即,来自感测信号产生器2104的输出)作为一输入。在一实施例中,一噪声检测电路2120’可以采用图20中被显示为2010的电路型式。以此种方式,在一电容接收信道上的一产生的信号可针对噪声来加以监视,并且若感测到噪声,其可以藉由一接收该些感测信号的一延迟版本的切换电路来加以抑制。图22是显示一利用图6_7、20及23(显示在以下)中所示的电路所实现像是图21的可切换的延迟类型系统的模拟结果的时序图。图22包含某些和图11相同的波形,并且相似的波形具有相同的标签。然而,图22并不包含一 TX波形。噪声抑制的操作现在将会参考图22来加以描述。如同图11的情形,一施加的噪声引起信号可以具有变高的转变(例如,2262-0)以及变低的转变(例如,2262-1),其导致具有“有噪声的”感测信号2268-0及2268-1的SENSESIGNALS。再者,响应于模拟的噪声,一噪声检测电路(例如,图20中的2010)可以产生噪声检测脉冲(例如,在NOISE DET中的2264-0及2264-1),该些噪声检测脉冲触发噪声抑制脉冲 2266-0 及 2266-1。像是图11的操作,响应于噪声抑制脉冲(例如,2266-0及2266-1),一切换电路可以提供延迟后的替代感测信号2272-0及2272-1,以取代有噪声的感测信号(2268-0及2268-1)。如同由波形SWITCH OUT所示,利用延迟后的替代信号来取代有噪声的信号可以避免有噪声的信号被送到一转换区段。
图23显示一可以内含在一像是图20及/或21的实施例中的延迟区段2312的一例子。一延迟区段2312可以采用图4中所示的型式,因此相似的项目是由相同的参考字元来参照,但是开头的数字是“23”而不是“4”。图23和图4可以是不同在于该些所示的分接位置2340-0至2340-4。分接位置2340-0、2340-1、2340-2、以及2340-3分别可以提供2Τ、4Τ、1. 5Τ以及3. 5Τ的延迟。此外,一分接位置2340-4可以提供一具有O. 5Τ的延迟的信号至一噪声检测器电路。如同图4的情形,从连续的半周期(例如,I. 5/2Τ、3. 5/4Τ)提供分接头给一差分取样保持电路可以提供一感测周期的全波整流。以上的实施例已经显示可以藉由防止有噪声的感测信号被转换成为感测资料来抑制在一种电容感测系统中的噪声的系统、电路及方法。然而,在替代的实施例中,一测量时间可被调整以减低噪声效应。一具有此种噪声减低的特定实施例被显示在图24中。图24显不根据另一实施例的一种电容感测系统2400。一种系统2400可以设定一 测量期间为一不短于一预期的最大噪声期间的持续期间。此外,此一测量期间可以参考到产生此种噪声的信号来加以同步化。在一特定的实施例中,一种感测系统利用一周期性的测量频率,并且此一频率可被调整为一反复的噪声频率的倍数。在此一配置中,谐波的周期性的噪声信号可以位在感测系统频率响应的零点,因此被实质减低或是从感测操作中消除。在图24的特定实施例中,一种系统2400可包含一电容感测网路2402、一时间测量电路2401、一时钟调整区段2403、一发送时钟产生器2405、以及一发送信号驱动器2418。一种电容感测系统2400可以操作在一环境中,其中某些有关噪声事件的资讯是已知的。一测量期间可被调整以降低此噪声的不利效应。在某些实施例中,一种系统2400可以结合一显示装置来操作,该显示装置产生相关于一显示器时序时钟的噪声。在所示的特定实施例中,感测系统2400可以结合一 IXD显示装置2491以及IXD控制器2492来操作,该IXD显示装置2491以及IXD控制器2492是根据一显示器时钟LCD_Clk来操作。在图24的实施例中,一种系统2400可以藉由在感测网路2402上驱动一 TX_0UT信号来执行一电容测量操作。此一测量操作的持续期间可以是基于由一时钟产生器2405所提供的一系统时钟SysCLK。例如,一感测操作的持续期间可以藉由改变信号SysCLK的频率或是改变SysCLK存在于一测量时间中的时钟脉冲数目、或是两者的组合来加以改变。在所不的实施例中,一测量时间可以藉由改变一施加至时钟产生器2405的预分频器值(Prescalar)来加以改变。一时钟产生器2405可以藉由根据该预分频器值来缩放一输入时钟信号(CLK)以产生一时钟信号SysCLK。于是,在一预分频器值上的变化可以导致TX_0UT的频率增高或降低。一时间测量电路2401可以决定该TX时钟(被用来测量一电容)的频率以及一噪声产生系统中的一时钟之间的差异。在所不的实施例中,一时间测量电路2401可以是一计时器,该计时器比较一显示器时钟LCD_Clk的频率与SysCLK。尤其,一时间测量电路2401可以具有一个由LCD_Clk致能的捕捉期间,在该期间根据SysCLK来产生计数。因此,一产生的计数值(例如,在所设定的数目的LCD_Clk周期中的SysCLK周期数目)可以反映LCD_Clk及SysCLK之间频率上的差异。根据此一在频率上的差异,一时钟调整区段2403可以增高或降低SysCLK时钟频率,以藉此确保一测量期间至少是和一预期的噪声持续期间一样长。在所示的实施例中,一时钟调整区段2403可以是一预分频器选择器,该预分频器选择器是根据SysCLK及LCD_Clk之间频率上的差异来选择一用于施加到时钟产生器2405的预分频器值。如同将会在以下所示的,一预分频器值的选择可以是一反复的过程。此外,测量操作可以和该LCD_Clk同步。在所示的实施例中,发送信号驱动器2418可以响应于LCD_Clk来开始测量操作。图25是显示根据实施例的测量操作的时序图。波形“LCD_Clk”显示一由显示器控制器2492产生的显示器时钟。响应于LCD_Clk而执行的显示器操作可能在一电容感测网路上产生噪声。如同在图25中所示,已知的是(例如,通过测量),在一电容感测网路上由一显示器操作所造成的最长噪声事件持续期间(Max Noise Duration)可以是四个LCD_Clk时钟周期。波形“TX_0UT Prescalar I (预分频器值I) ”显示一对应于最初的预分频器设定的TX_0UT响应。如图所示,一产生的测量时间(Measurement Time I)可以是小于该最长 的噪声持续期间。因此,一例如是信号积分的测量操作将不会积分一整个噪声事件。相对地,波形“TX_0UT Prescalar 2 (预分频器值2) ”显示一对应于一调整后的预分频器设定的TX_0UT响应。该所产生的测量时间(Measurement Time 2)可以是不小于最长的噪声持续期间。因此,一测量操作可以积分一整个噪声事件,此可以降低在该感测操作中噪声的不利效应。图26是对应于一像是图24中所示的系统的实验结果的表。“T0UCHSIGNAL”列显示检测到的触摸数目。“NOISE”列显示由噪声造成的“假”触摸的数目。“SNR”列显示一信噪比(亦即,TOUCH SIGNAL 除以 NOISE)。如同该NOIXD情形中所示,其中IXD并未在操作,一个25的SNR可被达成。当IXD正在操作(LCD列),但是电容测量并未根据预期的噪声同步或缩放时,一个3. 3的SNR产生。然而,当测量是根据预期的噪声同步且缩放时,一个7的SNR可被达成,此为大于两倍的改善。图27显示根据一实施例的一预分频器调整操作2700。一操作2700可包含在开始(2707)后,测量一来源时钟信号(2709)。一来源时钟信号可以是决定一测量期间的持续期间的一信号,其中该测量期间是对应于电容的信号值被引起及/或获得的期间的时间,但不一定是完全被处理的。若一来源时钟信号大于一参考频率加上某个阈值(来自2711的Y),则一预分频器值可被增大(2713),藉此降低该来源时钟的频率(因此增长一测量时间)。相反地,若一来源时钟信号小于一参考频率减去某个阈值(来自2715的Y),则一预分频器值可被降低(2717),藉此增高该来源时钟的频率(因此减少一测量时间)。在特定的实施例中,一操作2700可以是藉由一处理器根据存储的指令执行的步骤。实施例可被利用在电容感测系统中以降低噪声的不利效应。在特定的实施例中,在一触摸屏的电容感测网路上从对应的显示器发生的噪声可被抑制或减低。其它实施例可以解决不同的噪声来源,其包含但不限于由低频电池充电及/或交换式电源供应器产生的噪声。
本发明的实施例可以利用一电容感测网路的一或多个电极来检测噪声的存在。在某些实施例中,一互电容感测网路的一或多个接收电极可被利用来感测噪声。此外或替代的是,一或多个未使用的(亦即,未被一发送信号驱动的)发送电极可被利用于噪声检测。本发明的实施例可以利用从一电容感测网路产生的感测信号来感测噪声。在某些实施例中,来自多个信道的信号可以加总在一起来感测噪声。本发明的实施例可以藉由根据一噪声事件的已知触发来开始一测量期间以减低噪声。此外或替代的是,一测量期间的持续期间可被调整以包含一预期的最长噪声事件持续期间。本发明的实施例亦可以藉由利用一周期性的测量(感测)频率来减低噪声,该频率是一反复的噪声频率的倍数,因而该周期性的噪声的谐波是位在该感测系统频率响应的零点。应该体认到的是,此整份说明书参照到的“一个实施例”或是“一实施例”表示关连到该实施例所述的一特定的特点、结构或特征是内含在本发明的至少一实施例中。因此, 所强调且应该体认到的是,在此说明书的各种部分中两个或多个参照到的“一实施例”或是“一个实施例”或是“一替代实施例”不一定都参照到相同的实施例。再者,该些特定的特点、结构或特征在本发明的一或多个实施例中可以适当地加以组合。类似地,应该体认到的是,在本发明范例的实施例的先前说明中,本发明的各种特点有时为了精简揭露内容以助于理解各种发明的特点中的一或多个特点的目的,而在单一实施例、附图或是其说明中被群组在一起。然而,此种揭露方法并非要被解释成反映权利要求需要比在每项权利要求中明白所述的特点更多的特点的意图。而是,发明的特点是在于比单一先前揭露的实施例的所有特点少的特点。因此,在详细说明后的权利要求是藉此明白被纳入此详细说明中,其中每个权利要求依靠其本身作为本发明的一个别实施例。
权利要求
1.ー种电容感测系统,其包括 ー噪声检测器,其耦合至一电容感测网路,所述电容感测网路响应于噪声以产生ー噪声检测信号; 一延迟电路,其耦合以响应于来自所述电容感测网路的输出来产生至少两个不同的延迟后的感测信号;以及 一切换电路,其响应于所述噪声检测信号以选择性地输出至少ー个所述延迟后的感测信号。
2.如权利要求I所述的电容感测系统,其特征在干 所述噪声检测器包括 至少ー比较器电路,其具有一耦合至所述电容感测网路的输入,以及 一脉冲产生器,其响应于所述比较器电路的一输出以产生ー脉冲。
3.如权利要求I所述的电容感测系统,其特征在于 所述电容感测网路包括 ー发送电路,其发送ー第一信号至所述电容感测网路中的至少ー发送电极;以及接收电极,其响应于所述第一信号以产生感测信号,至少ー接收电极是耦合至所述噪声检测器。
4.如权利要求I所述的电容感测系统,其特征在于 所述电容感测网路包括 ー发送电路,其发送ー第一信号至所述电容感测网路中的至少ー发送电极,至少ー发送电极是耦合至所述噪声检测器;以及 接收电极,其响应于所述第一信号以产生感测信号。
5.如权利要求I所述的电容感测系统,其进ー步包含 ー耦合在所述电容感测网路以及所述延迟电路之间的电荷至电压转换器,其转换从所述电容感测网路接收的电荷值成为电压值。
6.如权利要求I所述的电容感测系统,其特征在于 所述延迟电路包含一具有多个分接位置的开关电容器延迟线,每个分接位置提供所述些延迟后的感测信号中的一不同的延迟后的感测信号。
7.如权利要求6所述的电容感测系统,其特征在于 所述电容感测网路输出一周期性的信号;以及 所述开关电容器延迟线整流所述周期性的信号。
8.如权利要求I所述的电容感测系统,其进ー步包含 一实际耦合至所述电容感测网路的显示装置,其作用为所述电容感测网路的一噪声的来源。
9.如权利要求8所述的电容感测系统,其特征在于 所述显示装置包括一液晶显示器。
10.如权利要求I所述的电容感测系统,其进ー步包含 ー耦合至所述切换电路的输出的转换电路,其产生对应于ー接收到的延迟后的感测信号的一电压的一数字值。
11.如权利要求10所述的电容感测系统,其特征在于所述转换电路被配置以响应于所述噪声检测信号来改变转换时间以产生所述数字值。
12.如权利要求I所述的电容感测系统,其特征在于 所述噪声检测器包括 一第一比较器,其具有一I禹合以从所述电容感测网路接收ー输出的输入以及另ーI禹合至一第一參考值的输入,以及 一第二比较器,其具有一耦合以从所述电容感测网路接收所述输出的输入以及另ー耦合至一第二參考值的输入。
13.如权利要求I所述的电容感测系统,其特征在于 所述延迟电路包括一整流器电路; 所述噪声检测器包括 一低通滤波器(LPF),其具有ー耦合至所述整流器电路的ー输出的输入, 一第一比较器,其具有一耦合至所述延迟电路的ー输出的输入以及ー耦合至所述LPF的一输出的第二输入,以及 一第二比较器,其具有一耦合至所述延迟电路的输出的输入以及ー耦合至所述LPF的一输出的第二输入。
14.如权利要求I所述的电容感测系统,其特征在于 所述噪声检测器包括 一第一比较器,其具有一耦合至所述电容感测网路的ー输出的输入以及ー耦合以从所述延迟电路接收一延迟后的感测信号的第二输入,以及 一第二比较器,其具有一耦合至所述电容感测网路的输出的输入以及一耦合以从所述延迟电路接收所述延迟后的感测信号的第二输入。
15.—种电容感测系统,其包括 一电容感测网路,其响应于ー发送信号以产生感测信号; ー显示装置,其实际耦合至所述电容感测网路,其根据ー显示器时序信号以产生ー显示画面;以及 ー发送信号产生器电路,其响应于一系统时钟以产生所述发送信号,并且响应于所述显示器时序信号以及所述系统时钟之间的ー差异以选择性地改变所述发送信号。
16.如权利要求15所述的电容感测系统,其特征在于 所述发送信号产生器响应于所述显示器时序信号中的ー转变以启动所述发送信号。
17.如权利要求15所述的电容感测系统,其特征在于 所述显示装置包括一液晶显示器。
18.ー种方法,其包括 检测在一电容感测网路中的噪声;以及 抑制一对应于所述检测到的噪声的感测信号而不施加至ー转换电路,所述转换电路是从所述些感测信号产生感测值。
19.如权利要求18所述的方法,其特征在于 检测噪声包含 藉由监视在所述感测网路的至少ー电极上的电气信号来检测噪声。
20.如权利要求18所述的方法,其特征在于所述感测信号是一周期性的信号; 检测噪声包含产生ー和所述感测信号同步的噪声检测脉冲;以及抑制所述检测到的噪声包含响应于检测到的噪声来施加所述感测信号的一延迟的版本至所述转换电路。
全文摘要
一种电容感测系统可包含一耦合至一电容感测网路的噪声检测器,其响应于噪声以产生一噪声检测信号;一延迟电路,其耦合以响应于来自所述电容感测网路的输出来产生至少两个不同的延迟后的感测信号;以及一切换电路,其响应于所述噪声检测信号以选择性地输出所述些延迟后的感测信号中的一个。特定的实施例可包含当在一电容信号的离散的类比取样中检测到噪声时,选择性地舍弃此种离散的类比取样。
文档编号G01R27/26GK102844669SQ201180002800
公开日2012年12月26日 申请日期2011年8月23日 优先权日2010年8月24日
发明者维克特·奎曼, 艾瑞克·安德森 申请人:赛普拉斯半导体公司