专利名称:基于逻辑芯片的省线式光电编码器的制作方法
技术领域:
本实用新型涉及一种新型增量式光电编码器,主要应用于伺服电机。可以以较低的成本与相对简单的生产工艺实现伺服编码器的省线式输出。
背景技术:
伺服电机用编码器需要12路信号,2路供电线,1路屏蔽线,共15芯的线缆。较多的芯线对生产效率,成本控制,现场安装等环节都造成了不便。
发明内容本实用新型提供一种基于逻辑芯片的省线式输出光电编码器。以解决较多的芯线对生产效率、成本控制、现场安装等环节造成不便的问题。本实用新型采取的技术方案是转换器件U2的12脚、9脚、7脚分别与输出驱动器件Ul的1脚、7脚、9脚连接,时序电路U4-B的5脚与转换器件U2的1脚连接,时序电路 U4-A的4脚与输出驱动器件Ul的4脚连接,时序电路U4-A的13脚、16脚分别与时序电路 U4-B的9脚、10脚连接;电压监控器件U3与时序电路U4-A的2脚、3脚连接,电压监控器件U3与时序电路U4-B的11脚连接。电路采用逻辑芯片实现信号分时复用功能。时序电路产生的时序信号控制转换芯片,使U V W信号先通过转换芯片传输到驱动芯片,经过一段时间后再使ABZ信号通过转换芯片传输到驱动芯片。驱动芯片将输入的UVW与ABZ信号分别转换成U+、U-、V+、V-、W+、 W-与 Α+、Α-、B+、B-、Z+、Z-输出。本实用新型优点是结构新颖,以成本较低的逻辑芯片实现了省线式输出,输出线缆变为9芯。
图1是本实用新型电路原理图。
具体实施方式
转换器件U2的12脚、9脚、7脚分别与输出驱动器件Ul的1脚、7脚、9脚连接,时序电路U4-B的5脚与转换器件U2的1脚连接,时序电路U4-A的4脚与输出驱动器件Ul 的4脚连接,时序电路U4-A的13脚、16脚分别与时序电路U4-B的9脚、10脚连接;电压监控器件U3与时序电路U4-A的2脚、3脚连接,电压监控器件U3与时序电路U4-B的11脚连接。
权利要求1. 一种基于逻辑芯片的省线式光电编码器,其特征在于转换器件U2的12脚、9脚、7 脚分别与输出驱动器件Ul的1脚、7脚、9脚连接,时序电路U4-B的5脚与转换器件U2的 1脚连接,时序电路U4-A的4脚与输出驱动器件Ul的4脚连接,时序电路U4-A的13脚、 16脚分别与时序电路U4-B的9脚、10脚连接;电压监控器件U3与时序电路U4-A的2脚、 3脚连接,电压监控器件U3与时序电路U4-B的11脚连接。
专利摘要本实用新型涉及一种基于逻辑芯片的省线式光电编码器,属于新型增量式光电编码器。转换器件U2的12脚、9脚、7脚分别与输出驱动器件U1的1脚、7脚、9脚连接,时序电路U4-B的5脚与转换器件U2的1脚连接,时序电路U4-A的4脚与输出驱动器件U1的4脚连接,时序电路U4-A的13脚、16脚分别与时序电路U4-B的9脚、10脚连接;电压监控器件U3与时序电路U4-A的2脚、3脚连接,电压监控器件U3与时序电路U4-B的11脚连接。本实用新型优点是结构新颖,以成本较低的逻辑芯片实现了省线式输出,输出线缆变为9芯。
文档编号G01D5/26GK202171462SQ201120256380
公开日2012年3月21日 申请日期2011年7月20日 优先权日2011年7月20日
发明者孙月, 张敏, 曲文武, 申春明, 马相玉, 魏健威 申请人:长春汇通光电技术有限公司