专利名称:测量控制仪的制作方法
技术领域:
本发明涉及在诸如CPU的控制单元与测量模块之间传递数据时如何降低噪声。
背景技术:
图5展示了传统测量系统的一般结构。在传统测量系统100中,CPU(中央处理单元)112、ROM(只读存储器)114、RAM(随机存取存储器)116和测量模块120经由总线130相互连接。
CPU 112经由总线130从ROM 114和RAM 116读取程序和数据,并根据程序和数据向测量模块120发送同步时钟信号和控制指令。测量模块120经由总线130向CPU 112发送表示测量结果的测量数据。CPU 112经由总线130将测量数据及类似数据写入RAM 116。
这样,不仅测量数据,而且同步时钟信号、控制指令、程序以及数据都经由总线130传递至诸如CPU 112的各个单元。
然而,经由总线130传递至各个单元的控制指令等等对于经由总线130从测量模块120等传递来的测量数据而言就成了噪声。
有鉴于此,本发明的目的在于减少从测量模块传递来的测量数据中的噪声。
发明内容
依照权利要求1所述的本发明,一种测量控制仪包括测量控制单元,它被连接至待测对象,用于控制待测的对象,并用于从待测的对象处获取测量数据;中央控制单元,它被连接至测量控制单元,用于控制测量控制单元;控制指令存储器,用于存储在测量控制单元控制待测的对象时所使用的控制指令;总线,用于将测量控制单元和中央控制单元相互连接;以及存储器,它经由总线连接至中央控制单元,其中,测量控制单元包括一单独控制单元,用于控制待测的对象;一总体控制单元,用于向该单独控制单元发送同步时钟信号。
根据如上所述组成的测量控制仪,被连接至待测对象的测量控制单元控制待测的对象,并且从待测的对象处获取测量数据。然后,被连接至测量控制单元的中央控制单元对测量控制单元进行控制,控制指令存储器存储在测量控制单元控制待测的对象时所使用的控制指令。另外,总线将测量控制单元和中央控制单元相互连接,并且中央控制单元与存储器经由总线相互连接。
依照权利要求2所述的本发明,一种权利要求1所述的测量控制仪还包括用于接收和存储来自于单独控制单元的测量数据的测量数据存储器。
如权利要求3所述的本发明,是依照权利要求1所述的测量控制仪,其中,中央控制单元向测量控制单元和存储器发送同步时钟信号。
如权利要求4所述的本发明,是依照权利要求1所述的测量控制仪,其中,总体控制单元包括用于向单独控制单元发送同步时钟信号的第一线路,以及用于从单独控制单元获取测量数据的第二线路。
附图的概述
图1是展示依照本发明的第一实施例的测量控制仪结构的框图。
图2所示是硬件构成,其中测量控制单元10是由软件和硬件组成的。
图3是展示依照本发明的第二实施例的测量控制仪结构的框图。
图4是展示依照本发明的第三实施例的测量控制仪结构的框图。
图5展示了传统测量系统的一般结构。
较佳实施例的说明现在参照附图对本发明实施实施例进行描述。
第一实施例图1所示的框图展示了依照本发明的第一实施例的测量控制仪结构依照本发明的第一实施例的测量控制仪配有测量控制单元10、CPU(中央控制装置)20、ROM(只读存储器)32、RAM(随机存取存储器)34和总线40。测量控制仪被连接到待测线路50a、b,并且对待测的线路50a、b进行测量。
测量控制单元10被连接到待测的线路50a、b。另外,测量控制单元10根据控制指令来控制待测的线路50a、b。测量控制单元10从待测线路50a、b处获取测量数据。在测量开始之前,测量控制单元10所使用的控制指令从CPU(中央控制装置)20被发送过来。
CPU(中央控制装置)20经由总线40连接至测量控制单元10。CPU(中央控制装置)20控制着测量控制单元10。应注意的是,CPU 20经由总线40被连接至诸如ROM 32和RAM 34的存储器。CPU 20从ROM 32和RAM 34读出程序和数据。然后,CPU 20将数据写入RAM 34。CPU 20向测量控制单元10、ROM 32和RAM 34发送同步时钟信号以使它们同步。
ROM 32和RAM 34是存储程序和数据的存储器。ROM 32是只读存储器,而RAM 34是读/写存储器。
总线40将测量控制单元10、CPU 20、ROM 32和RAM 34相互连接。
现在来说明第一实施例的操作。
首先,在测量开始之前,CPU 20向测量控制单元10发送控制指令。然后,测量开始。根据控制指令,测量控制单元10对待测的线路50a、b进行控制。待测的线路50a、b实现预定的操作,并且向测量控制单元10输出测量数据。测量数据在测量控制单元10和待测的线路50a、b之间传递。
另一方面,CPU 20经由总线40控制测量控制单元10。此外,CPU 20经由总线40使测量控制单元10与ROM 32、RAM 34相互同步。CPU 20经由总线40从ROM 32和RAM 34读取程序和数据,并且将它们写入RAM 34。CPU 20的控制信号等经由总线40传递。
依照第一实施例,测量控制单元10控制待测的线路50a、b,并且CPU 20不直接控制待测的线路50a、b。如此,测量数据不在CPU 20和测量控制单元10之间传递。因此,测量数据不通过总线40发送,并且CPU 20的控制信号等不会成为测量数据的噪声。
应注意的是,测量控制单元10可能由软件和硬件组成,这种情况下,硬件构成入图2所示。测量控制单元10配有CPU 60和模块70a、b。模块70a、b各自配有程序存储器74a、b和接口电路76a、b。
用于控制待测的线路50a、b,以及用于从待测的线路50a、b处获取测量数据的程序(控制指令)被分别存储在程序存储器74a、b中。CPU 60从程序存储器74a、b中读出程序,经由接口电路76a、b控制待测的线路50a、b,并且分别从待测的线路50a、b处获取测量数据。接口线路76a、b充当用于各自将CPU60和待测的线路50a、b连接的接口。CPU(中央控制装置)20控制被连接至总线40的CPU 60。因为CPU 60对待测线路50a、b实施测量控制处理,CPU(中央控制装置)20控制着测量控制处理。
第二实施例第二实施例和第一实施例不同之处在于,其测量控制单元10被分为控制序列发生器12和目标序列发生器14。
图3所示的框图是展示依照本发明的第二实施例的测量控制仪的结构。依照本发明的第一实施例的测量控制装置配有测量控制单元10、CPU(中央控制装置)20、ROM(只读存储器)32、RAM(随机存取存储器)34和总线40。在第二实施例中,相同部件由与第一实施例中相同的数字标示,不再详细解释。
测量控制单元10包括控制序列发生器(总体控制装置)12、目标序列发生器(单独控制装置)14a、b和控制指令存储器16a、b。
控制序列发生器(总体控制装置)12被连接至总线40上。控制序列发生器12向目标序列发生器(单独控制装置)14a、b发送同步时钟信号,并且使目标序列发生器14a、b同步。控制序列发生器12从目标序列发生器14a、b获取测量数据。
目标序列发生器14a、b分别连接到待测的线路50a、b。目标序列发生器14a、b根据控制指令单独地控制待测的线路50a、b。目标序列发生器14a、b分别从待测的线路50a、b上获取测量数据。
控制指令存储器16a、b记录目标序列发生器14a、b分别用以控制待测的线路50a、b的控制指令。控制指令发送自控制序列发生器12。
应注意的是,目标序列发生器14a和控制指令存储器16a组成模块13a,而目标序列发生器14b和控制指令存储器16b组成模块13b。模块的数量可以是两个或更多(三个、四个……)。
CPU 20、ROM 32、RAM 34和总线40与第一实施例的相似。
现在来说明第二实施例的操作。
首先,在测量开始之前,CPU 20向测量控制单元10发送控制指令。控制指令经由控制序列发生器12存储到控制指令存储器16a、b中。
然后,测量开始。当目标序列发生器14a、b被控制序列发生器12同步化时,目标序列发生器14a、b从控制指令存储器16读出控制指令来分别控制待测的线路50a、b。待测的线路50a、b实现预定操作,并且向目标序列发生器14a、b输出测量数据。目标序列发生器14a、b向控制序列发生器12输出测量数据。如此,测量数据在测量控制单元10和待测的线路50a、b之间传递。
另一方面,CPU 20经由总线40对测量控制单元10进行控制。此外,CPU 20经由总线40使测量控制单元10与ROM 32、RAM 34相互同步。CPU 20经由总线40从ROM 32和RAM 34中读取程序和数据,并且将它们写入RAM 34。CPU 20的控制信号等经由总线40传递。
第二实施例产生与第一实施例相似的效果。
第三实施例第三实施例与第二实施例不同之处在于,其测量数据被输出到测量数据存储器18a、b。
图4所示的框图是依照本发明的第三实施例的测量控制仪的结构。依照本发明的第三实施例的测量控制仪配有测量控制单元10、CPU(中央控制装置)20、ROM(只读存储器)32、RAM(随机存取存储器)34和总线40。在第三实施例中,相同部件由与第一实施例相同的数字标示,并且不再详细解释。
测量控制单元10包括控制序列发生器12、目标序列发生器14a、b,控制指令存储器16a、b以及测量数据存储器18a、b。
控制序列发生器12、目标序列发生器14a、b以及控制指令存储器16a、b与第二实施例中的相同。测量数据存储器18a、b分别被连接至目标序列发生器14a、b,各自从目标序列发生器14a、b中获取测量数据并记录测量数据。注意,控制序列发生器12从测量数据存储器18a、b中读出测量数据。
CPU 20、ROM 32、RAM 34以及总线40与第一实施例中的相同。
应注意的是,目标序列发生器14a、控制指令存储器16a以及测量数据存储器18a组成模块13a,而目标序列发生器14b、控制指令存储器16b以及测量数据存储器18b组成模块13b。模块的数量可以是两个或更多(三个、四个……)。
现在将描述第三实施例的操作。
首先,在测量开始之前,CPU 20向测量控制单元10发送控制指令。控制指令经由控制序列发生器12存储到控制指令存储器16a、b。
然后,测量开始。当目标序列发生器14a、b由控制序列发生器12同步化时,目标序列发生器14a、b从控制指令存储器16中读出控制指令来分别控制待测的线路50a、b。待测的线路50a、b实现预定操作,并且向目标序列发生器14a、b输出测量数据。目标序列发生器14a、b向测量数据存储器18a、b输出测量数据。如此,测量数据在测量控制单元10和待测的线路50a、b之间传递。存储在测量数据存储器18a、b的测量数据被控制序列发生器12读出。
另一方面,CPU 20经由总线40控制测量控制单元10。此外,CPU 20经由总线40使测量控制单元10与ROM 32、RAM 34相互同步。CPU 20经由总线40从ROM 32和RAM 34中读取程序和数据,并且将它们写入RAM 34。CPU 20的控制信号等经由总线40传递。
第三实施例产生与第一实施例相似的效果。
依照本发明,测量控制仪被连接至待测的对象,并且从待测的对象处获取测量数据。因此,测量数据在测量控制装置和待测的对象之间传递。
另一方面,中央控制装置被连接至测量控制装置,并且对测量控制装置进行控制。因此,中央控制装置的控制信号等在中央控制装置与测量控制装置之间传递。测量控制装置控制待测对象,且中央控制装置不直接控制待测对象。因此,测量数据不在中央控制装置与测量控制装置之间传递。
因此,中央控制装置的控制信号等不会成为测量数据的噪声。
权利要求
1.一种测量控制仪,其特征在于,它包括测量控制装置,它被连接至待测的对象,用于控制上述待测的对象,以及用于从上述待测的对象处获取测量数据;中央控制装置,它被连接至所述测量控制装置,用于控制所述测量控制装置;控制指令存储器,用于存储在所述测量控制装置对待测对象进行控制时所使用的控制指令;总线,用于将所述测量控制装置和所述中央控制装置相互连接;以及存储器,经由所述总线连接至所述中央控制装置,其中,所述测量控制装置包括一单独控制装置,用于控制所述待测的对象;以及一总体控制装置,用于向所述单独控制装置发送同步时钟信号。
2.如权利要求1所述的测量控制仪,其特征在于,它还包括测量数据存储器,用于接收和存储来自于所述单独控制装置的所述测量数据。
3.如权利要求1所述的测量控制仪,其特征在于,所述中央控制装置向所述测量控制装置和所述存储器发送同步时钟信号。
4.如权利要求1所述的测量控制仪,其特征在于,还包括第一线路,用于从所述总体控制装置向所述单独控制装置发送所述同步时钟信号;以及第二线路,用于从所述单独控制装置向所述总体控制装置发送所述测量数据。
全文摘要
一种测量控制仪,降低从测量模块接收来的/向测量模块发送的测量数据的噪声。测量控制单元(10)控制待测的线路(50a、b),并且从待测的线路(50a、b)处获取测量数据。此外,CPU(20)经由总线(40)控制测量控制单元(10)。因为CPU(20)不直接控制受控线路(50a、b),所以在CPU(20)和测量控制单元(10)之间没有数据传递。因此,由总线40发送的控制信号等不会混在测量数据中,从CPU(20)发送来的控制信号等不会成为噪声,由此减少了测量数据中的噪声。
文档编号G01R31/28GK1547670SQ0281652
公开日2004年11月17日 申请日期2002年8月22日 优先权日2001年8月23日
发明者樱井隆一, 笠原寿治, 齐藤千惠藏, 惠藏, 治 申请人:株式会社爱德万测试