专利名称:基于eda技术的数字频率计的系统的制作方法
技术领域:
本实用新型是涉及一种数字频率计的系统,尤其是涉及一种基于EDA技术的数字频率计的系统。
技术背景 众所周知,频率信号易于传输,抗干扰性强,可以获得较好的测量精度。EDA技术是以大规模可编程逻辑器件为设计载体,以硬件语言为系统逻辑描述的主要方式,以计算机、大规模可编程逻辑器件的开发软件及实验开发系统为设计工具,通过有关的开发软件,自动完成用软件设计的电子系统到硬件系统的设计,最终形成集成电子系统或专用集成芯片的一门新技术
实用新型内容
本实用新型的目的是提供一种基于EDA技术的数字频率计的系统,它思想清晰,硬件电路简单,具有一定的实用性。 为了解决背景技术所存在的问题,本实用新型是采用以下技术方案它是由测频控制信号发生器1、计数器2、锁存器3、译码驱动电路4和数码管显示电路5组成;测频控制信号发生器1分别与计数器2和锁存器3相连接,计数器2与锁存器3连接,锁存器3与译码驱动电路4连接,译码驱动电路4与数码管显示电路5连接。 本实用新型具有以下有益效果思想清晰,硬件电路简单,具有一定的实用性。
图1是本实用新型的结构示意图。
具体实施方式
参看图l,本具体实施方式
采用以下技术方案它是由测频控制信号发生器1、计数器2、锁存器3、译码驱动电路4和数码管显示电路5组成;测频控制信号发生器1分别与计数器2和锁存器3相连接,计数器2与锁存器3连接,锁存器3与译码驱动电路4连接,译码驱动电路4与数码管显示电路5连接。 本具体实施方式
思想清晰,硬件电路简单,具有一定的实用性。
权利要求基于EDA技术的数字频率计的系统,其特征在于它是由测频控制信号发生器(1)、计数器(2)、锁存器(3)、译码驱动电路(4)和数码管显示电路(5)组成;测频控制信号发生器(1)分别与计数器(2)和锁存器(3)相连接,计数器(2)与锁存器(3)连接,锁存器(3)与译码驱动电路(4)连接,译码驱动电路(4)与数码管显示电路(5)连接。
专利摘要基于EDA技术的数字频率计的系统,它涉及一种数字频率计的系统。它是由测频控制信号发生器(1)、计数器(2)、锁存器(3)、译码驱动电路(4)和数码管显示电路(5)组成;测频控制信号发生器(1)分别与计数器(2)和锁存器(3)相连接,计数器(2)与锁存器(3)连接,锁存器(3)与译码驱动电路(4)连接,译码驱动电路(4)与数码管显示电路(5)连接;思想清晰,硬件电路简单,具有一定的实用性。
文档编号G01R23/10GK201532418SQ200920236170
公开日2010年7月21日 申请日期2009年10月14日 优先权日2009年10月14日
发明者徐野屏 申请人:海安县商业学校