一种高稳定度、高精度的相位幅度检测装置制造方法
【专利摘要】本发明公开了一种高稳定度、高精度的相位幅度检测装置,该装置既可用于加速器相幅稳定系统分机中又可作为高精度相位计、检波器使用。它由滤波器、变压器、数控放大器、模数转换器、数字处理单元、电源等部件组成,它通过数字处理单元控制数控放大器使模数转换器工作在最佳采样信号幅度并进行数字采样,数字信号通过锁相环、数字下变频(DDC)、数字鉴相检波等信号处理算法后,获得相位差、幅度等数字信息。本发明具有高精度、高温度稳定性、高一致性与高可靠性等特点,特别适合用于加速器相幅稳定系统或高精度相位计、检波器。
【专利说明】一种高稳定度、高精度的相位幅度检测装置
【技术领域】
[0001] 本发明涉及信号处理领域的一种高稳定度、高精度的相位幅度检测装置,特别适 合用于加速器相幅稳定系统或高精度相位计、检波器。
【背景技术】
[0002] 相位幅度检测在通信系统、稳定系统、工业等领域中有广泛的应用,可用于电力系 统、离子加速器相幅稳定系统和高精度相位幅度测试等。传统的相位幅度检测装置多采用 模拟电路形式或分离式数字电路实现。模拟器件会因外部干扰或本身线路的原因产生各种 各样的误差,严重影响测量精度,而且长期相位幅度漂移大、温度适应性差,无法应用于要 求精度高、稳定性高和输入信号干扰大的场合。使用分离式数字电路实现的相位幅度检测 装置原理和电路复杂,分离器件多,调试工作量大,温度稳定性和一致性差。
【发明内容】
[0003] 本发明的目的在于避免上述【背景技术】中的不足之处而提供一种高稳定度、高精度 的相位幅度检测装置,本发明以FPGA芯片为核心采用数字信号处理技术实现相位幅度检 测,具有测量精度高、温度稳定性高、集成化程度高、一致性和可靠性高、调试简单便于升级 等特点。
[0004] 本发明的目的是这样实现的:一种高稳定度、高精度的相位幅度检测装置,包括第 一滤波器1、第一变压器2、第一数控放大器3、第一模数转换器4、第二滤波器6、第二变压器 7、第二数控放大器8、第二模数转换器9和电源10,其特征在于:还包括数字处理单元5 ;其 中第一滤波器1将外部输入的信号A滤除带外杂散后由第一滤波器1出端2脚输出到第一 变压器2入端1脚,第一变压器2进行阻抗变换后由第一变压器2出端2脚输出到第一数 控放大器3入端1脚;第一数控放大器3在数字处理单元5出端8脚输出的数据位控制下 对第一变压器2输出的信号进行增益放大,之后输出至第一模数转换器4入端1脚;第一模 数转换器4在数字处理单元5出端9脚输出的工作模式控制信号的控制下对第一数控放大 器3输出的信号进行模数转换和过采样,第一模数转换器4出端3脚将采样后的数字信号 输出到数字处理单元5入端1脚,第一模数转换器4出端2脚将饱和溢出信号输出到数字 处理单元5入端2脚;
[0005] 其中,第二滤波器6将外部输入的信号B滤除带外杂散后由第二滤波器6出端2 脚输出到第二变压器7入端1脚,第二变压器7进行阻抗变换后由第二变压器7出端2脚 输出到第二数控放大器8入端1脚;第二数控放大器8在数字处理单元5出端6脚输出的 数据位控制下对第二变压器7输出的信号进行增益放大,之后输出至第二模数转换器9入 端1脚;第二模数转换器9在数字处理单元5出端3脚输出的工作模式控制信号的控制下 对第二数控放大器9输出的信号进行模数转换和过采样,第二模数转换器9出端3脚将采 样后的数字信号输出到数字处理单元5入端4脚,第二模数转换器9出端2脚将饱和溢出 信号输出到数字处理单元5入端5脚;
[0006] 数字处理单元5根据第一模数转换器4输出的饱和溢出信号产生用于控制第一数 控放大器的数据位控制信号,数字处理单元5根据第二模数转换器9输出的饱和溢出信号 产生用于控制第二数控放大器的数据位控制信号,数字处理单元5将第一模数转换器4输 出的数字信号和第二模数转换器9输出的数字信号进行锁相环、数字下变频和数字鉴相检 波后,解调出相位数据和幅度数据由数字处理单元5出端7脚进行输出。电源10入端1脚 与出入端口 C连接,电源10出端2、3、4脚与各部件相应电源端并接。
[0007] 本发明的目的还可以通过以下措施达到:
[0008] 数字处理单元5包括恒温晶振24、晶振27、电源及复位电路28、接口电路29、 DSP26 和 FPGA30 ;
[0009] 恒温晶振24出端1脚输出到时钟模块25入端1脚,为FPGA内部的各模块提供 同步时钟;第一模数转换器4出端3脚将采样后的数字信号分别输出到第一至第二乘法器 11、13的入端1脚;数控振荡器15出端1脚输出正交信号到第一乘法器11入端2脚,数控振 荡器15出端2脚输出同相信号到第二乘法器13入端2脚;第一乘法器11将采样后的数字 信号和正交信号相乘后输出至第一数字下变频12,第一数字下变频12在内部同步时钟同 步下对依次滤波和降采样,得到低频低速Q1信号并输出至计算模块20 ;第二乘法器13将 采样后的数字信号和同相信号相乘后输出至第二数字下变频14,第二数字下变频14在内 部同步时钟同步下对依次滤波和降采样,得到低频低速II信号并输出至第一计算模块20 ; 第一计算模块20经过反正切运算和平方根运算得到相位值h、和检波值&,将相位值 分别送至环路滤波器21和接口模块23,将检波值&送至接口模块23 ;环路滤波器21对相 位值Φ i进行环路滤波后输出至数控振荡器15 ;第一模数转换器4出端2脚将饱和溢出信 号输出到第一控制模块31入端1脚,第一控制模块根据饱和溢出信号产生用于控制第一数 控放大器的数据位控制信号,第一控制模块31出端3脚连接第一模数转换器4入端4脚, 用于第一数模转换器工作模式的控制;
[0010] 数控振荡器15出端1脚输出正交信号到第三乘法器16入端2脚,数控振荡器15 出端2脚输出同相信号到第四乘法器18入端2脚;第三乘法器16将采样后的数字信号和正 交信号相乘后输出至第三数字下变频17,第三数字下变频17在内部同步时钟同步下对依 次滤波和降采样,得到低频低速Q2信号并输出至计算模块20 ;第四乘法器18将采样后的 数字信号和同相信号相乘后输出至第四数字下变频19,第四数字下变频19在内部同步时 钟同步下对依次滤波和降采样,得到低频低速12信号并输出至第二计算模块20 ;第二计算 模块22经过反正切运算和平方根运算得到相位值Φ2、检波值&,并送至接口模块23 ;第二 模数转换器9出端2脚将饱和溢出信号输出到第二控制模块32入端1脚,第二控制模块根 据饱和溢出信号产生用于控制第二数控放大器的数据位控制信号,第二控制模块32出端3 脚连接第二模数转换器9入端4脚,用于第二数模转换器工作模式的控制;
[0011] 接口模块23将相位值、和检波值Ai、相位值Φ2和检波值&分别输出到DSP26 的外部存储器接口 EMIF模块,在DSP26中实现相位值Φρ Φ2的差值计算、检波值八1和检 波值&转换输出及控制信息输入、解析;晶振27出端1脚输出的时钟信号送到DSP26入端 5脚的时钟模块Clock ;电源及复位电路28监测DSP26中的各路电源电压以及在电压非正 常时产生复位信号,送到DSP26入端4脚的复位RESET模块;接口电路29与DSP26的SCI 接口和CAN接口相连接,用于将DSP26输出的相位数据和幅度数据进行电平变换后对外输 出。
[0012] 本发明与【背景技术】相比具有如下优点:
[0013] 1.本发明以FPGA为基础的数字处理单元5代替了模拟电路形式或分离式数字电 路为基础的检测装置,具有集成化程度高、可靠性高、调试简单等特点。
[0014] 2.本发明以FPGA芯片为核心采用数字信号处理技术实现相位幅度检测,在FPGA 内部实现数字锁相环,利用锁相环的相位跟踪特性实现相位采样,重构输出幅度,锁相环对 闭环带宽以外的杂散信号具有很好的抑制度,输入信号具有很宽的带宽,抗干扰性、通用性 和稳定性增强;在FPGA内部采用32位数据进行算法计算,减小了计算位数截断误差,具有 测量精度高的特点。
[0015] 3.本发明内部数字下变频、滤波、鉴相检波等信号处理模块全采用软件算法实现, 具有一致性商、稳定度商和功能便于升级的特点。
【专利附图】
【附图说明】
[0016] 图1是本发明的电原理方框图。
[0017] 图2是本发明的数字处理单元5的电原理方框图。
【具体实施方式】
[0018] 参照图1、图2,本发明包括第一滤波器1、第一变压器2、第一数控放大器3、第一模 数转换器4、数字处理单元5、第二滤波器6、第二变压器7、第二数控放大器8、第二模数转换 器9和电源10。图1是本发明的电原理方框图,实施例按图1连接线路,其第一、第二滤波 器1、6根据应用频段不同采用不同频段的市售LC带通滤波器作为滤波器,其作用是滤除低 频干扰与高频干扰杂波,以及防止A/D转换产生混叠。第一、第二变压器采用市售射频变压 器ADT3-1T制作,其作用是提供1 :3的阻抗变换,把输入的50欧阻抗变换为150欧输入到 第一、第二数控放大器。第一、第二数控放大器米用市售高速全差分可控增益放大器AD8370 制作,其作用是将在数字处理单元5的控制下对输入信号进行幅度放大或衰减以使第一、 第二模数转换器工作在最佳采样信号幅度。第一、第二模数转换器采用市售12Bit高速AD 转换器AD9626制作,其作用是在数字处理单元5的控制下,选择相应的工作模式,将模拟信 号转换为数字采样信号以二进制补码的形式输出到数字处理单元5,同时将饱和溢出信号 输出到数字处理单元5,数字处理单元5根据饱和溢出信号调整数第一、第二控放大器的增 益。电源10采用市售开关电源调整器PTH05000、线性稳压器LT1764EQ-1. 8、LT1764EQ-3. 3 制作,其作用是提供各级部件直流工作电压。
[0019] 本发明数字处理单元5的主要作用包括把数字采样信号进行混频、降采样、滤 波、鉴相检波等数字处理计算出相位、幅度等信息并输出,提供相应控制信号。它包括恒 温晶振24、晶振27、电源及复位电路28、接口电路29、DSP26和FPGA30,图2是本发明的 数字处理单元5的电原理方框图,实施例按图2连接线路。恒温晶振24作用是提供数模 转换器、FPGA30内部各模块所需的同步时钟,实施例采用市售的恒温控制石英晶体振荡 器0X100B-S-GP-I@108M和时钟分配缓冲器NB6L11制作。晶振27作用是提供DSP26各模 块所需的定时时钟,实施例采用市售的表面贴装时钟石英晶体振荡器SCX011B-E40MCB和 反相器NL27WZ04DTT1制作。电源及复位电路28作用是为DSP26提供各种直流电压,并 监测各路电源电压以便在电压非正常时产生复位信号,复位信号输入DSP26的复位RESET 模块使DSP26产生复位,实施例采用市售的线性稳压器TPS767D301和集成电路三与门 SN74LVC1G11制作。接口电路29实施例采用市售的RS-485收发器MAX1482芯片和CAN高速 收发器TJA1040芯片制作,其作用是连接DSP26的SCI模块和CAN模块与出入端口 D实现接 口电平转换,为数据输出和控制输入提供RS232/RS485串口及CAN总线接口。DSP26实例采 用市售的数字信号处理器TMS320F2812芯片制作,主要功能包括接收FPGA30解调的相位、 幅度等数据,并进行相位差值运算,通过SCI和CAN接口输出相位差值和幅度等数据信息, 同时通过EMIF接口配置FPGA内部各模块参数。FPGA30实例采用市售的现场可编程门阵列 XC5VSX95T芯片制作,其作用是数字处理单元5的核心,主要完成数字下变频、环路滤波器、 数控振荡器、反正切运算和平方根运算等信号处理功能。在XC5VSX95T芯片中含有大量的 DSP48E模块、RAM块、CLB单元,DSP48E模块可以实现数字相乘和累加,在开发工具ISE中具 有现成的CIC、FIR滤波器等数字信号处理的IP核,采用现成的IP核可以减少工作量与出 错概率,在本实例中大部分数据处理模块都是由上述功能单元实现的。第一至第四乘法器 11、13、16、18由DSP48E单元中25x18补码乘法器制作,各输出两路正交I、Q信号。数控振 荡器15由相位累加器和正余弦查找表组成,相位累加器实现相位地址的累加,为提高精度 采用了 48位的累加器,由48位的AccumulatorIP核制作;正余弦查找表内存储正余弦波形 抽样值(二进制编码),经相位地址寻址输出,完成相位到幅度的转换,正余弦查找表由四 个BlockRAM块、四个18xl8MultiplerIP核和两个AdderSubtracterIP核制作。第一至第四 数字下变频12、14、17、19由CIC1、CIC2和FIR制作,实现同步滤波、同步降采样的功能,把 108MSPS的高速采样数据变为125KSPS的低速数据。其中CICUCIC2由CICCompilerIP核制 作,抽取因子R1为9,R2为24 ;FIR由FIRCompilerIP核制作,抽取因子R3为4。第一至第 二计算模块20、22分别实顼
【权利要求】
1. 一种高稳定度、高精度的相位幅度检测装置,包括第一滤波器(1)、第一变压器(2)、 第一数控放大器(3)、第一模数转换器(4)、第二滤波器(6)、第二变压器(7)、第二数控放大 器(8)、第二模数转换器(9)和电源(10),其特征在于:还包括数字处理单元(5);其中第一 滤波器(1)将外部输入的信号A滤除带外杂散后由第一滤波器(1)出端2脚输出到第一变 压器(2)入端1脚,第一变压器(2)进行阻抗变换后由第一变压器(2)出端2脚输出到第 一数控放大器(3)入端1脚;第一数控放大器(3)在数字处理单元(5)出端8脚输出的数 据位控制下对第一变压器(2)输出的信号进行增益放大,之后输出至第一模数转换器(4) 入端1脚;第一模数转换器(4)在数字处理单元(5)出端9脚输出的工作模式控制信号的 控制下对第一数控放大器(3)输出的信号进行模数转换和过采样,第一模数转换器(4)出 端3脚将采样后的数字信号输出到数字处理单元(5)入端1脚,第一模数转换器(4)出端 2脚将饱和溢出信号输出到数字处理单元(5)入端2脚; 其中,第二滤波器(6)将外部输入的信号B滤除带外杂散后由第二滤波器¢)出端2 脚输出到第二变压器(7)入端1脚,第二变压器(7)进行阻抗变换后由第二变压器(7)出 端2脚输出到第二数控放大器(8)入端1脚;第二数控放大器(8)在数字处理单元(5)出 端6脚输出的数据位控制下对第二变压器(7)输出的信号进行增益放大,之后输出至第二 模数转换器(9)入端1脚;第二模数转换器(9)在数字处理单元(5)出端3脚输出的工作 模式控制信号的控制下对第二数控放大器(9)输出的信号进行模数转换和过采样,第二模 数转换器(9)出端3脚将采样后的数字信号输出到数字处理单元(5)入端4脚,第二模数 转换器(9)出端2脚将饱和溢出信号输出到数字处理单元(5)入端5脚; 数字处理单元(5)根据第一模数转换器(4)输出的饱和溢出信号产生用于控制第一数 控放大器的数据位控制信号,数字处理单元(5)根据第二模数转换器(9)输出的饱和溢出 信号产生用于控制第二数控放大器的数据位控制信号,数字处理单元(5)将第一模数转换 器(4)输出的数字信号和第二模数转换器(9)输出的数字信号进行锁相环、数字下变频和 数字鉴相检波后,解调出相位数据和幅度数据由数字处理单元(5)出端7脚进行输出。电 源(10)出〗而2、3、4脚与各部件相应电源〗而并接。
2. 根据权利要求1所述的一种高稳定度、高精度的相位幅度检测装置,其特征在于: 数字处理单元(5)包括恒温晶振(24)、晶振(27)、电源及复位电路(28)、接口电路(29)、 DSP (26)和 FPGA (30); 恒温晶振(24)出端1脚输出到时钟模块(25)入端1脚,为FPGA内部的各模块提供 同步时钟;第一模数转换器(4)出端3脚将采样后的数字信号分别输出到第一至第二乘法 器(11、13)的入端1脚;数控振荡器(15)出端1脚输出正交信号到第一乘法器(11)入端 2脚,数控振荡器(15)出端2脚输出同相信号到第二乘法器(13)入端2脚;第一乘法器 (11)将采样后的数字信号和正交信号相乘后输出至第一数字下变频(12),第一数字下变 频(12)在内部同步时钟同步下对依次滤波和降采样,得到低频低速Q1信号并输出至计算 模块(20);第二乘法器(13)将采样后的数字信号和同相信号相乘后输出至第二数字下变 频(14),第二数字下变频(14)在内部同步时钟同步下对依次滤波和降采样,得到低频低速 II信号并输出至第一计算模块(20);第一计算模块(20)经过反正切运算和平方根运算得 到相位值t、和检波值4,将相位值分别送至环路滤波器(21)和接口模块(23),将检 波值4送至接口模块(23);环路滤波器(21)对相位值牝进行环路滤波后输出至数控振 荡器(15);第一模数转换器(4)出端2脚将饱和溢出信号输出到第一控制模块(31)入端 1脚,第一控制模块根据饱和溢出信号产生用于控制第一数控放大器的数据位控制信号,第 一控制模块(31)出端3脚连接第一模数转换器(4)入端4脚,用于第一数模转换器工作模 式的控制; 数控振荡器(15)出端1脚输出正交信号到第三乘法器(16)入端2脚,数控振荡器 (15)出端2脚输出同相信号到第四乘法器(18)入端2脚;第三乘法器(16)将采样后的数 字信号和正交信号相乘后输出至第三数字下变频(17),第三数字下变频(17)在内部同步 时钟同步下对依次滤波和降采样,得到低频低速Q2信号并输出至计算模块(20);第四乘法 器(18)将采样后的数字信号和同相信号相乘后输出至第四数字下变频(19),第四数字下 变频(19)在内部同步时钟同步下对依次滤波和降采样,得到低频低速12信号并输出至第 二计算模块(20);第二计算模块(22)经过反正切运算和平方根运算得到相位值Φ 2、检波 值&,并送至接口模块(23);第二模数转换器(9)出端2脚将饱和溢出信号输出到第二控 制模块(32)入端1脚,第二控制模块根据饱和溢出信号产生用于控制第二数控放大器的数 据位控制信号,第二控制模块(32)出端3脚连接第二模数转换器(9)入端4脚,用于第二 数模转换器工作模式的控制; 接口模块(23)将相位值、和检波值Ai、相位值Φ2和检波值&分别输出到DSP(26) 的外部存储器接口已皿正模块,在05?(26)中实现相位值(351、(]52的差值计算、检波值八 1和检 波值&转换输出及控制信息输入、解析;晶振(27)出端1脚输出的时钟信号送到DSP(26) 入端5脚的时钟模块Clock;电源及复位电路(28)监测DSP(26)中的各路电源电压以及在 电压非正常时产生复位信号,送到DSP (26)入端4脚的复位RESET模块;接口电路(29)与 DSP (26)的SCI接口和CAN接口相连接,用于将DSP (26)输出的相位数据和幅度数据进行电 平变换后对外输出。
【文档编号】G01R25/00GK104090163SQ201410352384
【公开日】2014年10月8日 申请日期:2014年7月23日 优先权日:2014年7月23日
【发明者】张红涛, 李强, 李靖, 杨锁强, 林兴隆, 高焕英 申请人:中国电子科技集团公司第五十四研究所